选通驱动电路和包括选通驱动电路的显示装置制造方法及图纸

技术编号:15062805 阅读:49 留言:0更新日期:2017-04-06 11:53
选通驱动电路和包括选通驱动电路的显示装置。使用高电平电源电压、低电平电源电压、起始电压、前一级选通电压、下一级选通电压和时钟顺序地输出选通电压的一种选通驱动电路包括:移位寄存器,所述移位寄存器包括通过级联连接彼此连接的多个级,所述多个级中的每个包括:第一薄膜晶体管(TFT),其通过所述起始电压或前一级选通电压进行开关并且将所述高电平电源电压发送到Q节点;第二TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压发送到所述Q节点;第三TFT,其通过所述Q节点的电压进行开关并且将所述时钟发送到输出节点;第一电阻器,其连接在所述输出节点和所述低电平电源电压之间。

【技术实现步骤摘要】
相关申请的交叉引用本申请要求2014年12月10日在韩国知识产权局提交的韩国专利申请No.10-2014-0177485的权益,该专利申请的全部内容以引用方式并入本文。
本公开涉及选通驱动电路,更特别地,涉及包括移位寄存器的选通驱动电路和包括选通驱动电路的显示装置
技术介绍
近来,随着信息社会的发展,处理和显示大量信息的显示装置突飞猛进并且已经开发出各种平板显示器(FPD)。例如,FPD可包括液晶显示(LCD)装置、等离子体显示面板(PDP)装置、有机发光二极管(OLED)显示装置和场发射显示(FED)装置。通常,显示装置包括显示图像的显示面板和向显示面板供应信号和电力的驱动单元。驱动单元包括将选通电压和数据电压分别供应到显示面板的像素区的选通驱动单元和数据驱动单元。驱动单元可被形成为印刷电路板(PCB),用于选通驱动单元和数据驱动单元的PCB附接到显示面板外围的焊盘区。然而,当用于选通驱动单元和数据驱动单元的PCB附接到显示面板的焊盘区时,显示装置的体积和重量增加。因此,已经提出了其中诸如移位寄存器的选通驱动单元的部分形成在显示面板的阵列基板上并且包括选通驱动单元和数据驱动单元的其它部分的单个PCB附接到显示面板的板内选通(GIP)型显示装置。将参照附图示出GIP型显示装置。图1是示出根据相关技术的板内选通型显示装置的移位寄存器的级的视图,图2是示出用于根据相关技术的板内选通型显示装置的移位寄存器的多个信号的时序图。在图1和图2中,根据相关技术的板内选通(GIP)型显示装置的移位寄存器包括多个级SRS并且使用高电平电源电压VDD、低电平电源电压VSS、起始电压VST、下一级选通电压VNEXT和时钟CLK产生供应到显示面板的选通电压VG。移位寄存器的各级SRS包括第一薄膜晶体管(TFT)T1至第九薄膜晶体管(TFT)T9。从第八TFTT8的源极和第九TFTT9的漏极之间的节点输出选通电压VG。时钟CLK被施加到第八TFTT8的漏极,低电平电源电压VSS被施加到第九TFTT9的源极。因此,在第八TFTT8导通时,时钟CLK作为选通电压VG输出,在第九TFTT9导通时,低电平电源电压VSS作为选通电压VG输出。第八TFTT8和第九TFTT9的栅极的电压是通过第一TFTT1至第七TFTT7和起始电压VST确定的。在第一时间段TS1期间,由于高电平电压被施加到Q节点和第八TFTT8的栅极以导通第八TFTT8,因此时钟CLK的低电平电压被作为选通电压VG输出。在第二时间段TS2期间,由于时钟CLK的高电平电压被施加到第八TFTT8的漏极并且第八TFTT8的栅极的高电平电压因升压而变成更高电平电压以导通第八TFTT8,因此时钟CLK的高电平电压被作为选通电压VG输出。在第三时间段TS3期间,由于高电平电压被施加到Q节点和第八TFTT8的栅极以导通第八TFTT8,因此时钟CLK的低电平电压被作为选通电压VG输出。在第一时间段TS1至第三时间段TS3期间,低电平电压被施加到QB节点和第三TFTT3和第九TFTT9的栅极,第三TFTT3和第九TFTT9保持截止状态。在第四时间段TS4期间,由于低电平电压被施加到Q节点和第八TFTT8的栅极以截止第八TFTT8并且高电平电压被施加到QB节点和第三TFTT3和第九TFTT9的栅极以导通第三TFTT3和第九TFTT9,因此低电平电源电压VSS被作为栅电压VG输出。在根据相关技术的移位寄存器的各级中,第八TFTT8在与一帧1F的三个水平周期3H对应的第一时间段TS1至第三时间段TS3期间导通并且在其余的第四时间段T4期间截止,而第三TFTT3和第九TFTT9在与一帧1F的三个水平周期3H对应的第一时间段TS1至第三时间段TS3期间截止并且在其余的第四时间段T4期间导通。因此,由于第三TFTT3和第九TFTT9的劣化,导致移位寄存器不会正常操作。为了解决以上问题,已经提出了通过划分第九TFTT9的导通时间而提供可靠性的方法。然而,由于以上方法的限制在于第九TFTT9的导通时间不是绝对减小,因此以上方法没有应用于需要高可靠性的显示装置。
技术实现思路
本公开的实施方式涉及选通驱动电路。因此,一个实施方式涉及基本上消除了由于相关技术的限制和缺点导致的一个或多个问题的选通驱动电路和包括选通驱动电路的显示装置。一个实施方式是通过用电阻器取代下拉薄膜晶体管来防止薄膜晶体管劣化并且提高移位寄存器的可靠性的选通驱动电路和包括选通驱动电路的显示装置。另外,一个实施方式是通过用电阻器、薄膜晶体管和电容器取代下拉薄膜晶体管来防止薄膜晶体管劣化并且提高移位寄存器的可靠性的选通驱动电路和包括选通驱动电路的显示装置。本专利技术的优点和特征将在随后的描述中部分阐述并且对于本领域的普通技术人员在阅读了下文后将变得显而易见或者可以通过本专利技术的实践而得知。可通过书面描述及其权利要求书以及附图中特别指出的结构来实现和获得本文中的实施方式的其它优点和特征。为了按照根据本公开一方面的目的的其它优点和特征,一个实施方式是使用高电平电源电压、低电平电源电压、起始电压、前一级选通电压、下一级选通电压和时钟顺序地输出选通电压的一种选通驱动电路,该选通驱动电路包括移位寄存器,所述移位寄存器包括通过级联连接彼此连接的多个级,所述多个级中的每个包括:第一薄膜晶体管(TFT),其通过所述起始电压或前一级选通电压进行开关并且将所述高电平电源电压发送到Q节点;第二TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压发送到所述Q节点;第三TFT,其通过所述Q节点的电压进行开关并且将所述时钟发送到输出节点;第一电阻器,其连接在所述输出节点和所述低电平电源电压之间。在另一个方面,一个实施方式是一种显示装置,该显示装置包括:时序控制单元,其产生选通控制信号、数据控制信号和图像数据;数据驱动单元,其使用所述数据控制信号和所述图像数据产生数据电压;选通驱动单元,其使用所述选通控制信号产生选通电压;显示面板,其使用所述选通电压和所述数据电压显示图像,其中,所述选通驱动单元使用高电平电源电压、低电平电源电压、起始电压、前一级选通电压、下一级选通电压和时钟顺序地输出所述选通电压,其中,所述选通驱动单元包括移位寄存器,所述移位寄存器包括通过级联连接彼此连接的多个级,其中,所述多个级中的每个包括:第一薄膜晶体管(TFT),其通过所述起始电压或所述前一级选通电压进行开关并且将本文档来自技高网
...

【技术保护点】
一种选通驱动电路,所述选通驱动电路使用高电平电源电压、低电平电源电压、起始电压、前一级选通电压、下一级选通电压和时钟顺序地输出选通电压,包括:移位寄存器,其包括通过级联连接彼此连接的多个级,所述多个级中的每个包括:第一薄膜晶体管(TFT),其通过所述起始电压或所述前一级选通电压进行开关并且将所述高电平电源电压发送到Q节点;第二TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压发送到所述Q节点;第三TFT,其通过所述Q节点的电压进行开关并且将所述时钟发送到输出节点;第一电阻器,其连接在所述输出节点和所述低电平电源电压之间。

【技术特征摘要】
2014.12.10 KR 10-2014-01774851.一种选通驱动电路,所述选通驱动电路使用高电平电源电压、低电平电源电
压、起始电压、前一级选通电压、下一级选通电压和时钟顺序地输出选通电压,包括:
移位寄存器,其包括通过级联连接彼此连接的多个级,所述多个级中的每个包括:
第一薄膜晶体管(TFT),其通过所述起始电压或所述前一级选通电压进行
开关并且将所述高电平电源电压发送到Q节点;
第二TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压
发送到所述Q节点;
第三TFT,其通过所述Q节点的电压进行开关并且将所述时钟发送到输出
节点;
第一电阻器,其连接在所述输出节点和所述低电平电源电压之间。
2.根据权利要求1所述的选通驱动电路,其中,所述多个级中的每个还包括:
第四TFT,其通过QB节点的电压进行开关并且将所述低电平电源电压发送到所
述Q节点;
第五TFT,其通过所述下一级选通电压进行开关并且将所述高电平电源电压发送
到所述QB节点;
第六TFT,其通过所述Q节点的电压进行开关并且将所述低电平电源电压发送
到所述QB节点;
第七TFT,其通过所述高电平电源电压进行开关并且将所述高电平电源电压发送
到所述QB节点;
第八TFT,其通过所述前一级选通电压进行开关并且将所述低电平电源电压发送
到所述QB节点。
3.根据权利要求2所述的选通驱动电路,其中,所述多个级中的每个还包括:
第二电阻器,其连接在所述第一电阻器和所述低电平电源电压之间;
第九TFT,其通过所述输出节点的电压进行开关并且将所述高电平电源电压发送
到所述第一电阻器和所述第二电阻器之间的第一节点;
第十TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压发送
到所述第一节点。
4.根据权利要求1所述的选通驱动电路,其中,所述多个级中的每个还包括:
第二电阻器,其连接在所述第一电阻器和所述低电平电源电压之间;
第三电阻器,其连接在所述Q节点和所述低电平电源电压之间;
第四TFT,其通过所述输出节点的电压进行开关并且将所述高电平电源电压发送
到所述第一电阻器和所述第二电阻器之间的第一节点;
第五TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压发送
到所述第一节点。
5.根据权利要求4所述的选通驱动电路,其中,所述多个级中的每个还包括:
第六TFT,其通过所述输出节点的电压进行开关并且将所述高电平电源电压发送
到第二节点;
第七TFT,其通过所述下一级选通电压进行开关并且将所述低电平电源电压发送
到所述第二节点;
第八TFT,其通过所述第一TFT和所述第二TFT之间的第三节点的电压进行开
关并且将所述高电平电源电压发送到所述Q节点;
第四电阻器,其连接在所述第二节点和所述低电平电源电压之间;
第一电容器,其连接在所述第二节点和所述第三节点之间;
第二电容器,其连接在所述高电平电源电压和所述Q节点之间,
其中,所述高电平电源电压包括第一高电平电源电压和比所述第一高电平电源电
压高的第二高电平电源电压,
其中,所述第一高电平电源电压被施加到所述第一TFT、所述第三TFT、所述第
四TFT和、所述第六TFT和所述第一电容器,
其中,所述第二高电平电源电压被施加到所述第八TFT和所述第二电容器。
6.根据权利要求5所述的选通驱动电路,其中,所述低电平电源电压包括第一
低电平电源电压和比所述第一低电平电源电压低的第二低电平电源电压,
其中,所述第一低电平电源电压被施加到所述第五TFT和所述第二电阻器,
其中,所述第二低电平电源电压被施加到所述第二TFT、所述第七TFT、所述第
三电阻器和所述第四电阻器。
7.一种显示装置,该显示装置包括:
时序控制单元,其产生选通控制信号、数据控制信号和图像数据;<...

【专利技术属性】
技术研发人员:李周映赵胜完
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1