用于信号同步化的装置和方法制造方法及图纸

技术编号:14850998 阅读:111 留言:0更新日期:2017-03-18 13:34
本文描述了用于同步数字化测量信号的系统,例如振动信号。由多个分布式测量单元以异步的方式采集的数字化信号指示机器或过程的运行状况。为了测量相对于脉冲转速计输入的数字化信号的相位,测量转速计脉冲前缘与数字化样本之间的时间。为了实现跨分布式测量单元的相位相干同步化,将局部同步信号嵌入由这些测量单元产生的数据。该系统在后处理中使用同步信号来对齐数据,以在绝对时间上相位对齐数据并对齐数据。可用时间戳编码同步信号,以提供附加的计时信息。

【技术实现步骤摘要】

本专利技术涉及在使用同步脉冲的时域中的振动波形的时间同步。
技术介绍
在进行测量具有旋转组件的机器的振动特性的过程中,振动信号的相位一般被定义为振动信号中的振幅峰与每转一次(once-per-revolution)的参照信号(例如,由转速计传感器产生)之间的角关系。在大多数振动测量系统中,使用模拟-数字转换器(ADC)将来自振动传感器的振动信号转化成数字信号。一般而言,为了得到在2KHz的转速下的一度的精确性,该时间测量必须以优于一微秒的分辨率相对于ADC样本来固定转速计的前缘。在其中由异步运行的多个数据采集系统收集数据的情况下,数据采集过程不是同步的,并且没有方法直接比较由该异步系统收集的数据的相位。在这样的情况下,即使转速计边缘是对齐的,对来自这两个系统的数据的比较也仍将有偏差(skewed),尤其是在非稳态运行期间更是如此。因此,所需要的是这样的系统,其将与由异步运行的多个数据采集系统收集的振动信号相关的转速计脉冲精确对齐。
技术实现思路
在包括了本专利技术的一些优选实施方案的系统中,为了测量相对于脉冲转速计输入的数字化信号例如振动信号的相位,如图1描绘地来测量转速计脉冲的前缘和ADC样本之间的时间。一般而言,为了得到在2KHz的转速下的一度的精确性,该时间测量必须以优于一微秒的分辨率相对于数字化信号样本来固定转速计的前缘。通过使用外部的同步脉冲,当在后处理中重对齐数据时,使数据在绝对时间上进行相位对齐和校正对齐二者。为了提供额外的计时信息,可使用计数码或时间戳来编码同步化信号。为了实现跨分布式单元的相位相干同步化,需要两个附加功能。第一,必须添加将局部同步信号嵌入由所述数据采集单元产生的数据中的方法。其次,必须添加将跨分布式单元的(异步的)同步信号进行对齐的方法。本文描述的专利技术的一些实施方案提供了用于对指示机器或过程的运行状况的测量信号进行时间同步的装置。所述装置的一个优选实施方案包括以异步的方式采集测量信号的至少第一测量设备和第二测量设备,以及对所述测量信号进行同步化和处理的主机处理器。所述测量设备包括传感器、ADC时钟、模拟-数字转换器、转速计传感器、同步时钟源、信号处理器和介质访问控制器。所述传感器附接至所述机器或过程(process)并生成模拟测量信号。所述ADC时钟生成ADC时钟信号。所述模拟-数字转换器接收所述ADC时钟信号和所述模拟测量信号,并生成数字测量信号。所述转速计传感器附接至所述机器或过程并生成包括转速器脉冲的转速计信号。所述同步时钟源生成包括同步脉冲的同步信号。所述信号处理器优选是信号处理FPGA(SignalProcessingFPGA),其通过测量一些输入之间的时间来进行同步化计时。测量从同步脉冲边沿到下一个的ADC样本的时间延迟。该延迟测量由所述同步脉冲与ADC样本之间的ADC时钟周期的数量组成。该测量建立了从所述同步脉冲到所述ADC时钟的参照。计算从所述同步脉冲到由信号处理FPGA产生的下一个的经滤波的输出数据样本的延迟时间。这确定了总信号处理延迟,包括所述ADC的群延迟和由所述信号处理FPGA所使用的数字滤波器的群延迟。测量所述同步脉冲前缘与在所述同步脉冲间隔内发生的任何转速计脉冲之间的时间延迟。所述同步脉冲还与所述主机处理器的IEEE1588介质访问控制器(MAC)的触发输入连接。每个同步脉冲锁存所述IEEE1588计时器的当前计数。IEEE1588通过同步化IEEE1588网络上的多个设备中的高速计数器来运行。这些计数器实现于支持该特征的以太网MAC(介质访问控制器)中。因为这些计数器都被同步化成相同的全局(global)时钟,这些计时器可用作系统间的计时参照。在机械健康管理(MHM)系统中,还将所述信号处理FPGA使用的同步脉冲馈送至所述IEEE1588MAC的触发输入。当检测到该脉冲时,当前的IEEE1588计数器值被所述IEEE1588MAC锁存。所述主机处理器现在可从所述IEEE1588MAC读取该锁存的计时器值,并构建同步脉冲的数据记录以及IEEE1588时间戳。附图说明本专利技术的其他实施方案将通过引用与附图相结合的具体实施方式而变得显而易见,其中为了更清楚地显示细节,元件不是按比例的,其中在一些附图中,相同的附图标记表示相同的元件,并且其中:图1描绘了数字化信号与转速计脉冲之间的相位测量;图2描绘了用于同步化跨分布式设备的数据的数据采集系统;图3描绘了由信号处理FPGA执行的数据处理,用于支持同步化;图4描绘了示出嵌入的同步计时的波形、转速计和时间戳数据结构;并且图5描绘了跨分布式设备的数据对齐。具体实施方式图2中示出了用于产生同步化的振动信息的一个示例性系统10。在一个优选实施方案中,所示出的系统包括在本文中称为设备M和设备N的多个测量设备。虽然图2中描绘了仅两个测量设备,但是应领会可将多于两个测量设备包括于系统10中。测量设备N包括一个或多个模拟传感器12、一个或多个转速计传感器14、信号调节电路16、一个或多个传感器电源18、一个或多个模拟-数字转换器(ADC)20、一个或多个ADC时钟源22、同步时钟源28、信号处理器26(在一个优选实施方案其为现场可编程门阵列(FPGA))、主机CPU30和与IEEE1588兼容的以太网介质访问控制器(MAC)32(包括外部触发输入)。将以太网MAC32连接至IEEE1588以太网网络34。模拟传感器12优选为将感知信息转化成电压或电流的传感检测设备。适用于本专利技术的模拟传感器或其他换能器可包括多种类型。例如,它们可测量机器或过程或者环境振动,例如通常使用涡流探头或加速度计来完成所述测量。这些是一些优选实施方案的模拟传感器12的例子。模拟传感器12的可选实施方案测量机器或过程或者机器或过程周围的环境,例如电机电流信号(signature)、被动或脉冲-回波超声测量、磁通量信号、温度、压力、流量、质量、相对湿度、负载、密度、成份、物理性质、化学性质、电性质、磁性质、光学性质或电磁性质。一些优选实施方案的模拟传感器12可为被动检测器类型或主动检测器类型。转速计传感器14可包括旋转编码器、线性编码器或识别变化的坐标或位置或速率的其他设备。然而,如在下文中更详细描述的,不是所有分布式单元都必须使用转速计输入。其他数字数据来源可包括数字数据流(例如过程特性或测量)、控制方面或状态、切换事件(例如,开关的开启或阀的打开或关闭)、负载或供电或能量或其他运行信息的测量、适配逻辑相关特性,或者涉及或支持平行本文档来自技高网...

【技术保护点】
一种用于对指示机器或过程的运行状况的测量信号进行时间同步化的方法,所述测量信号以异步的方式采集,所述方法包括:(a)使用附接至所述机器或过程的传感器生成模拟测量信号;(b)生成ADC时钟信号并将所述ADC时钟信号提供至模拟‑数字转换器;(c)基于所述ADC时钟信号将所述模拟测量信号转化成数字测量信号;(d)在信号处理器中处理所述数字测量信号以生成经处理的时间波形数据,其中所述处理引入处理延迟时间;(e)使用附接至所述机器或过程的转速计传感器来生成转速计信号,所述转速计信号包含转速计脉冲;(f)生成包括同步脉冲的同步信号;(g)测量从所述同步脉冲中的一个的边缘到随后的所述ADC时钟信号的边缘的第一延迟时间;(h)计算从所述同步脉冲的所述边缘到随后的所述经处理的时间波形数据的样本的第二延迟时间;(i)测量从所述同步脉冲的所述边缘到随后的所述转速计脉冲中的一个的第三延迟时间;以及(j)将所述第一延迟时间、所述第二延迟时间和所述第三延迟时间中的一个或多个嵌入所述经处理的时间波形数据。

【技术特征摘要】
2014.11.20 US 14/549,1071.一种用于对指示机器或过程的运行状况的测量信号进行时间同步化的方法,所述测量
信号以异步的方式采集,所述方法包括:
(a)使用附接至所述机器或过程的传感器生成模拟测量信号;
(b)生成ADC时钟信号并将所述ADC时钟信号提供至模拟-数字转换器;
(c)基于所述ADC时钟信号将所述模拟测量信号转化成数字测量信号;
(d)在信号处理器中处理所述数字测量信号以生成经处理的时间波形数据,其中所述
处理引入处理延迟时间;
(e)使用附接至所述机器或过程的转速计传感器来生成转速计信号,所述转速计信号
包含转速计脉冲;
(f)生成包括同步脉冲的同步信号;
(g)测量从所述同步脉冲中的一个的边缘到随后的所述ADC时钟信号的边缘的第一延
迟时间;
(h)计算从所述同步脉冲的所述边缘到随后的所述经处理的时间波形数据的样本的第
二延迟时间;
(i)测量从所述同步脉冲的所述边缘到随后的所述转速计脉冲中的一个的第三延迟时
间;以及
(j)将所述第一延迟时间、所述第二延迟时间和所述第三延迟时间中的一个或多个嵌
入所述经处理的时间波形数据。
2.根据权利要求1所述的方法,其还包括:
(k)将所述同步信号提供至介质访问控制器的触发输入;
(l)所述介质访问控制器基于在所述触发输入处检测到所述同步脉冲锁存计时器值;
以及
(m)主机处理器从所述介质访问控制器接收所述计时器值,从所述信号处理器接收所
述经处理的时间波形数据,基于来自所述介质访问控制器的所述计时器值生成时间戳数据,
并将同步脉冲的数据记录和所述时间戳数据嵌入所述经处理的时间波形数据中。
3.根据权利要求1所述的方法,还包括通过以下步骤来计算所述经处理的时间波形数据
的样本与所述随后的转速计脉冲的边缘之间的时间延迟(δT):
(k)根据下式计算从所述同步脉冲(Tsync)中的一个的边缘到所述经处理的时间波形
数据的所述样本的第一时间(T1):
T1=Tsync+(TADC时间延迟+T相位时间延迟),
其中TADC时间延迟是由所述模拟-数字转换器引入的时间延迟,并且T相位时间延迟是
由所述信号处理器引入的时间延迟;以及
(l)根据下式计算从所述同步脉冲(Tsync)中的一个的所述边缘到所述随后的所述转
速计脉冲中的一个的第二时间(T2):
T2=Tsync+T转速计偏移
其中T转速计偏移是所述同步脉冲(Tsync)中的一个的所述边缘到所述随后的所述转速
计脉冲中的一个之间的时间延迟,以及
(m)根据下式计算所述时间延迟(δT):
δT=T1-T2=(TADC延迟+T相位时间延迟)-T转速计偏移。
4.根据权利要求1所述的方法,其中所述传...

【专利技术属性】
技术研发人员:J·W·威利斯M·D·梅德利A·J·海森D·M·霍恩
申请(专利权)人:计算系统有限公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1