一种新型的开关控制电路制造技术

技术编号:14838898 阅读:91 留言:0更新日期:2017-03-17 05:23
本实用新型专利技术公开一种新型的开关控制电路,其包括JK触发器、光耦、DC‑DC转换器和辅助源,辅助源分别通过第一电阻、第二电阻与JK触发器的两个输入端连接,时钟脉冲信号CLK与JK触发器的时钟端连接,JK触发器的Q输出端通过第三电阻与光耦的输入正端连接,光耦的输入负端与辅助源地连接,光耦的正、负输出端与DC‑DC转换器的控制端、输入负端连接。本实用新型专利技术利用JK脉冲触发器的输出特性对光耦产生的影响作用于模块控制端来实现,具有方便、安全、稳定和可靠性高的特点,大大降低了电源内部器件的损耗,降低了用电的危险性,对电源设备中的保护电路设计有着广泛的应用前景。

【技术实现步骤摘要】

本技术涉及控制输出电压通断的电路,尤其是涉及一种新型的开关控制电路
技术介绍
目前,当电源输出电压需要短时间、频繁的关断和打开,一般开关控制电路较为繁琐,稳定性和反应速率不能完全满足客户需求。用户在使用电源时,往往想要自主控制输出电压的有无,为减少使用上电的总开关对电源产生的损耗,用户更希望在保持通电状态下使用开关控制电路来控制输出的电压。
技术实现思路
为解决上述问题,本技术的目的是提供一种新型的开关控制电路,其利用JK脉冲触发器的输出特性对光耦产生的影响作用于模块控制端来实现,具有方便、安全、稳定和可靠性高的特点。为实现上述专利技术目的,本技术采用如下技术方案:一种新型的开关控制电路,其包括JK触发器、光耦、DC-DC转换器和辅助源,辅助源分别通过第一电阻、第二电阻与JK触发器的两个输入端连接,时钟脉冲信号CLK与JK触发器的时钟端连接,JK触发器的Q输出端通过第三电阻与光耦的输入正端连接,光耦的输入负端与辅助源地连接,光耦的正、负输出端与DC-DC转换器的控制端、输入负端连接。由于采用如上所述的技术方案,本技术具有如下优越性:该新型的开关控制电路,其简易安全,可靠性、稳定性和安全性高,当电源有稳定的输出时,用户可以在保持电源工作的情况下,随时通过产生时钟脉冲信号来控制JK触发器的输出电平,该电平作用于光耦上,从而控制输出电压;大大降低了电源内部器件的损耗,降低了用电的危险性,适宜应用于各种电源设备,对电源设备中的保护电路设计有着广泛的应用前景。附图说明图1是本技术新型的开关控制电路的原理图。具体实施方式下面结合附图和实施例对本技术的技术方案作进一步详细说明。如图1所示,该新型的开关控制电路,其包括JK触发器V1、光耦V2、DC-DC转换器N1和辅助源U1,辅助源U1分别通过第一电阻R1、第二电阻R2与JK触发器V1的J输入端、K输入端连接,时钟脉冲信号CLK与JK触发器V1的时钟端(CLK脚)连接,JK触发器V1的预置端(PRE脚)、清零端(CLR脚)与辅助源U1连接,JK触发器V1的Q输出端通过第三电阻R3与光耦V2输入正端连接,光耦V2的输入负端与辅助源地U2连接,光耦V2的正、负输出端与DC-DC转换器N1的控制端(PC脚)、输入负端连接。辅助源U1是一个稳定并且不受控制的+5V直流电压,辅助源地U2是+5VG。当JK触发器V1的J输入端、K输入端、清零端和预置端至高电平时,JK触发器的Q输出端的状态仅仅会受时钟端(CLK脚)影响。因此,每当产生一个周期的时钟信号时,必会出现一个上升沿脉冲信号,该上升沿脉冲信号会使Q输出端产生一个与Q输出端之前的电平信号相反的电平信号,即翻转一次,该电平信号直接影响光耦V2的通断,而光耦V2的通断会使DC-DC转换器N1的控制脚(PC脚)与DC-DC转换器的输入端断开或者导通,从而达到控制DC-DC转换器N1的输出电压的有无。每当翻转一次,电源的输出电压也跟着变化一次。本文档来自技高网...
一种新型的开关控制电路

【技术保护点】
一种新型的开关控制电路,其特征是:其包括JK触发器、光耦、DC‑DC转换器和辅助源,辅助源分别通过第一电阻、第二电阻与JK触发器的两个输入端连接,时钟脉冲信号CLK与JK触发器的时钟端连接,JK触发器的Q输出端通过第三电阻与光耦的输入正端连接,光耦的输入负端与辅助源地连接,光耦的正、负输出端与DC‑DC转换器的控制端、输入负端连接。

【技术特征摘要】
1.一种新型的开关控制电路,其特征是:其包括JK触发器、光耦、DC-DC转换器和辅助源,辅助源分别通过第一电阻、第二电阻与JK触发器的两个输入端连接,时钟脉冲信号CLK...

【专利技术属性】
技术研发人员:胡锦毅李洁高世超李超
申请(专利权)人:洛阳隆盛科技有限责任公司
类型:新型
国别省市:河南;41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1