CMOS图像传感器用列模数转换电路制造技术

技术编号:13448031 阅读:69 留言:0更新日期:2016-08-01 16:04
一种CMOS图像传感器用列模数转换电路,其创新在于:所述列模数转换电路由比较环节、第一反相器、测试环节、第二反相器和数字转换器组成;本发明专利技术的有益技术效果是:提供了一种列模数转换电路,该列模数转换电路能在采样过程中将像素和列电路的固定模式噪声去除,提高图像传感器的成像质量,降低了列级处理电路的复杂程度,同时,列模数转换电路还具备测试功能,能对时序控制和数字转换器进行测试。

【技术实现步骤摘要】
CMOS图像传感器用列模数转换电路
本专利技术涉及一种CMOS图像传感器信号处理技术,尤其涉及一种CMOS图像传感器用列模数转换电路。
技术介绍
随着技术的进步,工程领域对CMOS图像传感器的要求也越来越高,即要求CMOS图像传感器在具备大规模像素阵列的同时,还要求CMOS图像传感器具备较高的信号处理速度,但随着像素阵列规模的增大,像素阵列中单个像素的尺寸却在不断缩小,这就导致传感器灵敏度、动态范围和信噪比都不断下降,单个模数转换电路设计越来越难,难以满足大像素阵列、低噪声、高速等要求,因此,基于列模数转换(ColumnLevel,ADC)的信号采集与转换电路便产生。现有的用于CMOS图像传感器的列模数转换电路一般是逐行分别对像素的复位电压和信号电压进行采样和转换,通过自动增益控制电路进行模拟相关双采样以及将信号放大到列模数转换电路的输入范围,自动增益控制电路的输出信号经列模数转换电路处理后,得到光的有效信号值,在前述的处理过程中,由于复位电压和信号电压通过自动增益控制电路进行相减,这不利于降低噪声、提高动态范围和速度,并增加了列级电路的复杂程度;同时,现有的列模数转换电路中没有相关的测试电路可以用来实现列电路、数字信号处理及时序控制的可测性。
技术实现思路
针对
技术介绍
中的问题,本专利技术提出了一种CMOS图像传感器用列模数转换电路,其创新在于:所述列模数转换电路由比较环节、第一反相器、测试环节、第二反相器和数字转换器组成;所述比较环节由第一开关、第二开关、第一电容、第二电容和比较器组成;第一开关的一端与CMOS图像传感器的像素输出端连接,第一开关的另一端与第一电容的左端连接,第一电容的右端与比较器的负输入端连接,比较器的正输入端与一斜坡信号输出端连接,比较器的输出端与第一反相器的输入端连接;第二电容的一端接地,第二电容的另一端与第一电容的左端连接;第二开关的一端与第一电容的右端连接,第二开关的另一端与比较器的输出端连接;第一反相器的控制部与一使能控制端连接;所述测试环节由与非门和与门组成,与非门的第一输入端与第一反相器的输出端连接,与非门的第二输入端与一使能信号端连接,与非门的输出端与与门的第一输入端连接,与门的第二输入端与一测试信号端连接,与门的输出端与第二反相器的输入端连接;所述数字转换器由多个数字转换单元组成,单个数字转换单元由前级锁存器、后级锁存器、第三反相器、第一MOS管、第二MOS管和计数器组成;前级锁存器的输入端与计数器连接,前级锁存器的正相控制端与与门的输出端连接,前级锁存器的反相控制端与第二反相器的输出端连接,前级锁存器的反相输出端与后级锁存器的输入端连接,后级锁存器的正相控制端与自身的正相锁存读出控制信号端连接,后级锁存器的反相控制端与自身的负相锁存读出控制信号端连接,后级锁存器的正相输出端与第三反相器的输入端连接,第三反相器的输出端与第一MOS管的栅极连接,第一MOS管的源极接地,第一MOS管的漏极与第二MOS管的源极连接,第二MOS管的栅极与选行信号端连接,第二MOS管的漏极形成数字转换单元的信号输出端。本专利技术的原理是:投入使用时,在初始状态下,第一开关和第二开关均处于断开状态,同时,使能控制端也控制第一反相器处于截止状态,斜坡信号输出端的电压为起始参考电压Vramph;单次工作周期内,列模数转换电路先进行复位电压采样操作:复位电压采样时间开始时,先将第一开关和第二开关导通,像素中的复位电压通过像素输出端作用在第一电容上(比较器因负输入端与输出端短接,形成缓冲器结构),此时,第一电容上的电压V1为复位电压(且复位电压中包含了像素固定模式噪声)与起始参考电压Vramph之差,V1=Vramph+Vos-(Vrst+VFPN),Vos为比较器的失调电压,Vrst为复位电压,VFPN为像素固定模式噪声;复位电压采样时间结束后,将第一开关和第二开关关断;然后列模数转换电路进行光信号采样操作:光信号采样时间开始时,将第一开关导通,像素中的光信号电压通过像素输出端作用在第一电容上,此时,第一电容上的电压V2为光信号电压(且光信号电压中包含了像素固定模式噪声)与电压V1之和,V2=V1+Vsignal+VFPN=Vramph-(Vrst-Vsignal),这就使得像素固定模式噪声VFPN和列固定模式噪声相关信号Vos被去除了,(Vrst-Vsignal)即为光有效信号电压;光信号采样时间结束后,列模数转换电路继续进行模数转换操作:光信号采样时间结束的同时,斜坡信号输出端开始输出Vramph到Vrampl的斜坡电压(Vrampl小于Vramph),此时,比较器的负输入端电压为V2,在斜坡信号输出端输出的电压小于V2之前,比较器输出高电平信号,随着斜坡信号输出端输出的电压逐渐减小,比较器将在一定时间内依次顺序扫描到预定动态范围内的所有电压,同时计数器也开始工作,当斜坡信号输出端输出的电压小于V2后,比较器会输出低电平,这会产生一个下降沿脉冲信号,受此下降沿脉冲信号触发,同时使能控制端向第一反相器注入高电平信号,使第一反相器正常工作,从而将比较器的输出信号导入数字转换器;下降沿脉冲信号经第二反相器处理后产生一反相信号,下降沿脉冲信号和反相信号对前级锁存器起到控制作用,使前级锁存器将对应计数器在下降沿时刻的计数值锁存,然后再由后级锁存器将前级锁存器锁存到的计数器信号锁存住,然后,通过第三反相器和对应的读出电路(即由第一MOS管和第二MOS管所组成的电路),在锁存读出信号和列选信号的控制下,将后级锁存器锁存到的数字信号向外读出,从而获得多位数字输出。从前面的介绍可以看出,采用本专利技术方案后,可以有效消除像素和列电路的固定模式噪声,提高图像传感器的成像质量,降低了列级处理电路的复杂程度;除此之外,本专利技术的列模数转换电路还具备测试功能,测试时的具体操作如下:在测试状态下,通过使能信号端向与非门输入低电平,从而使比较器与后级电路隔离;在模数转换的时段区间内,通过测试信号端向与门输入一下降沿脉冲信号,下降沿脉冲信号经第二反相器处理后产生一反相信号,下降沿脉冲信号和反相信号对前级锁存器起到控制作用,使前级锁存器将对应计数器在下降沿时刻的计数值锁存,然后再由后级锁存器将前级锁存器锁存到的计数器信号锁存住,然后,通过第三反相器和对应的读出电路,在锁存读出信号和列选信号的控制下,将后级锁存器锁存到的数字信号向外读出,从而获得多位数字输出。本专利技术的有益技术效果是:提供了一种列模数转换电路,该列模数转换电路能在采样过程中将像素和列电路的固定模式噪声去除,提高图像传感器的成像质量,降低了列级处理电路的复杂程度,同时,列模数转换电路还具备测试功能,能对时序控制和数字转换器进行测试。附图说明图1、由比较环节、第一反相器、测试环节和第二反相器所组成的电路示意图;图2、数字转换器的电路示意图;图中各个标记所对应的名称分别为:比较器1、第一反相器2、与非门3、与门4、第二反相器5、前级锁存器6、后级锁存器7、第三反相器8、计数器Count、第一开关CK1、第二开关CK2、使能控制端CK3、第一电容C1、第二电容C2、使能信号端TEST_EN、测试信号端TEST_IN、斜坡信号输出端ramp、第一MOS管M1、第二MOS管M2、计本文档来自技高网...

【技术保护点】
一种CMOS图像传感器用列模数转换电路,其特征在于:所述列模数转换电路由比较环节、第一反相器(2)、测试环节、第二反相器(5)和数字转换器组成;所述比较环节由第一开关(CK1)、第二开关(CK2)、第一电容(C1)、第二电容(C2)和比较器(1)组成;第一开关(CK1)的一端与CMOS图像传感器的像素输出端连接,第一开关(CK1)的另一端与第一电容(C1)的左端连接,第一电容(C1)的右端与比较器(1)的负输入端连接,比较器(1)的正输入端与一斜坡信号输出端(ramp)连接,比较器(1)的输出端与第一反相器(2)的输入端连接;第二电容(C2)的一端接地,第二电容(C2)的另一端与第一电容(C1)的左端连接;第二开关(CK2)的一端与第一电容(C1)的右端连接,第二开关(CK2)的另一端与比较器(1)的输出端连接;第一反相器(2)的控制部与一使能控制端(CK3)连接;所述测试环节由与非门(3)和与门(4)组成,与非门(3)的第一输入端与第一反相器(2)的输出端连接,与非门(3)的第二输入端与一使能信号端(TEST_EN)连接,与非门(3)的输出端与与门(4)的第一输入端连接,与门(4)的第二输入端与一测试信号端(TEST_IN)连接,与门(4)的输出端与第二反相器(5)的输入端连接;所述数字转换器由多个数字转换单元组成,单个数字转换单元由前级锁存器(6)、后级锁存器(7)、第三反相器(8)、第一MOS管(M1)、第二MOS管(M2)和计数器(Count)组成;前级锁存器(6)的输入端与计数器(Count)连接,前级锁存器(6)的正相控制端与与门(4)的输出端连接,前级锁存器(6)的反相控制端与第二反相器(5)的输出端连接,前级锁存器(6)的反相输出端与后级锁存器(7)的输入端连接,后级锁存器(7)的正相控制端与自身的正相锁存读出控制信号端(CP)连接,后级锁存器(7)的反相控制端与自身的负相锁存读出控制信号端(CN)连接,后级锁存器(7)的正相输出端与第三反相器(8)的输入端连接,第三反相器(8)的输出端与第一MOS管(M1)的栅极连接,第一MOS管(M1)的源极接地,第一MOS管(M1)的漏极与第二MOS管(M2)的源极连接,第二MOS管(M2)的栅极与选行信号端(SEL)连接,第二MOS管(M2)的漏极形成数字转换单元的信号输出端。...

【技术特征摘要】
1.一种CMOS图像传感器用列模数转换电路,其特征在于:所述列模数转换电路由比较环节、第一反相器(2)、测试环节、第二反相器(5)和数字转换器组成;所述比较环节由第一开关(CK1)、第二开关(CK2)、第一电容(C1)、第二电容(C2)和比较器(1)组成;第一开关(CK1)的一端与CMOS图像传感器的像素输出端连接,第一开关(CK1)的另一端与第一电容(C1)的左端连接,第一电容(C1)的右端与比较器(1)的负输入端连接,比较器(1)的正输入端与一斜坡信号输出端(ramp)连接,比较器(1)的输出端与第一反相器(2)的输入端连接;第二电容(C2)的一端接地,第二电容(C2)的另一端与第一电容(C1)的左端连接;第二开关(CK2)的一端与第一电容(C1)的右端连接,第二开关(CK2)的另一端与比较器(1)的输出端连接;第一反相器(2)的控制部与一使能控制端(CK3)连接;所述测试环节由与非门(3)和与门(4)组成,与非门(3)的第一输入端与第一反相器(2)的输出端连接,与非门(3)的第二输入端与一使能信号端(TEST_EN)连接,与非门(3)的输出端与与门(4)的第一输入端连接,与门(4)的第二输入端与一测试信号端(TEST_IN)连接,与门(4)的输出端与第二反相器(5)的输入端连接;所述数字转换器由多个数字转换单元组成,单个数字转换单元由前级锁存器(6)、后级锁存器(7)、第三反相器(8)、第一MOS管(M1)、第二MOS管(M2)和计数器(Count)组成...

【专利技术属性】
技术研发人员:吴治军刘业琦李毅强李梦萄
申请(专利权)人:中国电子科技集团公司第四十四研究所
类型:发明
国别省市:重庆;85

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1