一种自适应干扰抑制的高动态高灵敏度宽带接收机制造技术

技术编号:13099436 阅读:181 留言:0更新日期:2016-03-31 01:28
本实用新型专利技术公开了一种自适应干扰抑制的高动态高灵敏度宽带接收机,包括一个FPGA数字处理模块、一个主通道接收模块以及至少一个干扰扫描接收模块;所述FPGA数字处理模块一方面控制干扰扫描接收模块进行快速扫描,并获取对接收性能影响最大的单个或多个干扰频点,另一方面调谐主通道接收模块的抑制频段,使主通道接收模块最大化地抑制动态变化的带外干扰;所述主通道接收模块根据FPGA数字处理模块发出的控制信号,对通带及极点进行调谐;所述干扰扫描接收模块用于在全频段进行扫描,并锁定最强干扰,为FPGA数字处理模块提供干扰频点、幅度。本实用新型专利技术能够动态跟踪干扰并准确抑制,极大改善动态干扰下的接收机性能。

【技术实现步骤摘要】

本技术涉及移动通信领域,具体涉及一种自适应干扰抑制的高动态高灵敏度宽带接收机
技术介绍
随着移动通信网络的普及与发展,频段越来越拥挤,对于民用客机,通信设备更加集中,发射功率较地面移动通信基站大得多,各种体制的无线信号不可避免存在相互干扰,接收机面临日益复杂的无线环境。传统的接收机,工作在固定频段,仅对频点固定、强度稳定的静态干扰有一定抑制。然而,当飞行过程中无线环境发生变化时,干扰动态变化,传统的接收机无法有效地抑制带外的强干扰,引起阻塞,从而导致灵敏度下降。
技术实现思路
本技术的目的在于提供一种自适应干扰抑制的高动态高灵敏度宽带接收机,解决传统的接收机在遇到无线环境发生变化时,无法有效地抑制带外的强干扰,引起阻塞,从而导致灵敏度下降的问题。本技术为实现上述目的,采用以下技术方案实现:一种自适应干扰抑制的高动态高灵敏度宽带接收机,包括一个FPGA数字处理模块、一个主通道接收模块以及至少一个干扰扫描接收模块;所述FPGA数字处理模块一方面控制干扰扫描接收模块进行快速扫描,并获取对接收性能影响最大的单个或多个干扰频点,另一方面调谐主通道接收模块的抑制频段,使主通道接收模块最大化地抑制动态变化的带外干扰;所述主通道接收模块根据FPGA数字处理模块发出的控制信号,对通带及极点进行调谐;所述干扰扫描接收模块用于在全频段进行扫描,并锁定最强干扰,为FPGA数字处理模块提供干扰频点、幅度。进一步地,作为优选方案,所述干扰扫描接收模块包括依次连接的第一射频前端接收天线、第一带通滤波器、第二步进衰减器、干扰扫描接收本振、第一混频器、第一中频滤波器、第二中频滤波器以及第一模数转换器,所述第一模数转换器的输出端连接至FPGA数字处理模块。在本方案中,干扰扫描接收模块在全频段控制射频前端的带通滤波器(也就是第一带通滤波器)进行步进扫描,最终锁定最强干扰,为FPGA数字处理模块提供干扰频点、幅度,FPGA数字处理模块在基带测量出幅度,并通过控制射频通道的衰减器(即第二步进衰减器)以负反馈的方式调整增益,确保第一模数转换器(ADC)工作在线性区域。进一步地,作为优选方案,还包括第二带通滤波器,所述第二带通滤波器的输入端接第二步进衰减器的输出端,第二带通滤波器的输出端接第一混频器的输入端。进一步地,作为优选方案,还包括第一可变增益放大器,所述第一可变增益放大器的输入端接第一中频滤波器的输出端,第一可变增益放大器的输出端接第二中频滤波器的输入端。第二带通滤波器可进一步提高带外抑制性能,从而提高选择性;第一可变增益放大器在接收大信号时,通过降低增益,一方面可避免模数转换器(ADC)饱和溢出,另一方面可提高射频链路的线性度,从而降低交调杂散,这样增大了干扰扫描接收模块的动态范围。进一步地,作为优选方案,还包括第一步进衰减器和高线性放大器,所述第一步进衰减器的输入端接第一带通滤波器的输出端,第一步进衰减器的输出端接高线性放大器的输入端,高线性放大器的输出端第二步进衰减器的输入端。在本方案中,高线性度放大器加入到射频前端后,使射频前端具有较高的线性度,可使得干扰接收机用于搜索强信号,另外,在该高线性放大器之前增加步进衰减,在第一带通滤波器(可调射频前端带通滤波器)选通强干扰时可开启步进衰减器,提高动态范围的上限,保证信号的无失真检测。进一步地,作为优选方案,所述主通道接收模块包括依次连接的第二射频前端接收天线、带阻滤波器、第三带通滤波器、低噪声放大器、第三步进衰减器、主通道接收本振、第二混频器、第三中频滤波器、第四中频滤波器以及第二模数转换器,所述第二模数转换器的输出端连接至FPGA数字处理模块。在本方案中,主通道接收模块主要将第三带通滤波器的通带调谐在工作频段,提高主通道接收模块的近端通道选择性,而将带阻滤波器根据全频带干扰分布情况自适应地动态调整极点,以达到最佳的干扰抑制效果。进一步地,作为优选方案,还包括第四带通滤波器,所述第四带通滤波器的输入端接第三步进衰减器的输出端,第四带通滤波器的输出端接第二混频器的输入端。进一步地,作为优选方案,还包括第二可变增益放大器,所述第二可变增益放大器的输入端接第三中频滤波器的输出端,第二可变增益放大器的输出端接第四中频滤波器的输入端。本技术与现有技术相比,具有以下优点及有益效果:(1)本技术的FPGA数字处理模块一方面控制干扰扫描接收模块进行快速扫描,并获取对接收性能影响最大的单个或多个干扰频点,另一方面调谐主通道接收模块的抑制频段,能够在保证主通道接收机的高灵敏度、高动态范围的前提下,自适应地实时最大化抑制动态变化的带外干扰。(2)由干扰检测接收机、主通道接收机、FPGA数字处理模块组成的基本电路结构能够支持根据具体无线应用场景灵活配置射频工作频段、干扰抑制频段以及FPGA多种通信制式,实现产品的系列化开发,以适应移动通信系统各体制的应用。附图说明图1为本技术的整体组成结构示意图;图2为多个干扰扫描接收模块并行工作的结构示意图。具体实施方式下面结合实施例对本技术作进一步地详细说明,但本技术的实施方式不限于此。实施例:本实施例所述的一种自适应干扰抑制的高动态高灵敏度宽带接收机,包括一个FPGA数字处理模块、一个主通道接收模块以及至少一个干扰扫描接收模块;FPGA数字处理模块一方面控制干扰扫描接收模块进行快速扫描,并获取对接收性能影响最大的单个或多个干扰频点,另一方面调谐主通道接收模块的抑制频段,使主通道接收模块最大化地抑制动态变化的带外干扰;主通道接收模块根据FPGA数字处理模块发出的控制信号,对通带及极点进行调谐;干扰扫描接收模块用于在全频段进行扫描,并锁定最强干扰,为FPGA数字处理模块提供干扰频点、幅度。如图1所示,本实施例可对干扰扫描接收模块进行如下设置:干扰扫描接收模块包括依次连接的第一射频前端接收天线、第一带通滤波器1、第二步进衰减器4、干扰扫描接收本振6、第一混频器7、第一中频滤波器8、第二中频滤波器10以及第一模数转换器11,第一模数转换器11的输出端连接至FPGA数字处理模块。进一步地,还包括第二带通滤波器5,第二带通滤波器5的输入端接第二步进衰减器4的输出端,第二带通滤波器5的输出端接第一混频器7的输入端。进一步地,还包括第一可变增益放大器9,第一可变增益放大器9的输入...

【技术保护点】
一种自适应干扰抑制的高动态高灵敏度宽带接收机,其特征在于:包括一个FPGA数字处理模块、一个主通道接收模块以及至少一个干扰扫描接收模块;所述FPGA数字处理模块一方面控制干扰扫描接收模块进行快速扫描,并获取对接收性能影响最大的单个或多个干扰频点,另一方面调谐主通道接收模块的抑制频段,使主通道接收模块最大化地抑制动态变化的带外干扰;所述主通道接收模块根据FPGA数字处理模块发出的控制信号,对通带及极点进行调谐;所述干扰扫描接收模块用于在全频段进行扫描,并锁定最强干扰,为FPGA数字处理模块提供干扰频点、幅度。

【技术特征摘要】
1.一种自适应干扰抑制的高动态高灵敏度宽带接收机,其特征在于:包
括一个FPGA数字处理模块、一个主通道接收模块以及至少一个干扰扫描接收
模块;
所述FPGA数字处理模块一方面控制干扰扫描接收模块进行快速扫描,并
获取对接收性能影响最大的单个或多个干扰频点,另一方面调谐主通道接收模
块的抑制频段,使主通道接收模块最大化地抑制动态变化的带外干扰;
所述主通道接收模块根据FPGA数字处理模块发出的控制信号,对通带及
极点进行调谐;
所述干扰扫描接收模块用于在全频段进行扫描,并锁定最强干扰,为FPGA
数字处理模块提供干扰频点、幅度。
2.根据权利要求1所述的一种自适应干扰抑制的高动态高灵敏度宽带接
收机,其特征在于:所述干扰扫描接收模块包括依次连接的第一射频前端接收
天线、第一带通滤波器(1)、第二步进衰减器(4)、干扰扫描接收本振(6)、
第一混频器(7)、第一中频滤波器(8)、第二中频滤波器(10)以及第一模
数转换器(11),所述第一模数转换器(11)的输出端连接至FPGA数字处理
模块。
3.根据权利要求2所述的一种自适应干扰抑制的高动态高灵敏度宽带接
收机,其特征在于:还包括第二带通滤波器(5),所述第二带通滤波器(5)
的输入端接第二步进衰减器(4)的输出端,第二带通滤波器(5)的输出端接
第一混频器(7)的输入端。
4.根据权利要求3所述的一种自适应干扰抑制的高动态高灵敏度宽带接
收机,其特征在于:还包括第一可变增益放大器(9),所述第一可变增益放
大器(9)的输入端接第一中频滤波器(8)的输出端,第...

【专利技术属性】
技术研发人员:杜晓实
申请(专利权)人:中电科航空电子有限公司
类型:新型
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1