一种液晶显示面板制造技术

技术编号:12692362 阅读:64 留言:0更新日期:2016-01-13 10:13
本发明专利技术提供一种液晶显示面板,包括:阵列基板、连接在阵列基板的源极侧的源极驱动器、将源极驱动器连接到阵列基板上的多个芯片、连接在阵列基板栅极侧的栅极驱动器、将栅极驱动器连接到阵列基板的多个芯片、位于源极侧且靠近栅极侧的芯片与栅极侧的芯片之间设有第一基板走线连接、相邻栅极侧的芯片之间设有多个其他基板走线,远离源极侧的基板走线的阻抗依次降低。本发明专利技术通过由源极侧芯片至栅极侧芯片之间的基板走线、依序到栅极侧相邻芯片之间的基板走线,通过递减调整芯片件基板走线的阻抗,以达到每个芯片所对应液晶面板区域的最终负载阻抗一致,改善横向mura的目的。

【技术实现步骤摘要】

本专利技术涉及液晶显示器制造
,尤其设置一种新的液晶显示面板。技术背景图1所示为现有液晶显示器的阵列基板的结构示意图,阵列基板100包括显示区域10、连接在阵列基板100的源极侧的源极驱动器20、将源极驱动器20连接到阵列基板100的多个芯片、连接在阵列基板100栅极侧的栅极驱动器40、将栅极驱动器30连接到阵列基板100的多个芯片,栅极驱动器40为阵列基板100的驱动提供信号,栅极驱动器30的各芯片之间通过基板走线(Wire ON Array,简称W0A)进行连接,设定栅极侧有4个芯片,从靠近源极驱动器依序分别为:第一芯片41、第二芯片42、第三芯片43、以及第四芯片44,源极侧靠近第一芯片41的芯片定义为第五芯片51,第一基板走线61连接源极侧的第五芯片51和栅极侧的第一芯片41,第二基板走线62连接第一芯片41和第二芯片42,第三基板走线63连接第二芯片42和第三芯片43,第四基板走线64连接第三芯片43和第四芯片44。由于信号随芯片的传递逐渐减弱,阵列基板100的栅极侧各区域(block)之存在相关信号差异,其差异为发生图1所示所标示的区域11处,区域12产生横向mura(BlockMura)的原因为:在处理从源极侧传递到栅极侧信号的走线时,目前的设计方法是每一段基板走线的设计(Layout) —般都相同。假设有如图1所示有4段基板走线61-64,设计每一段的基板走线阻抗均为20 Ω,计算如下:栅极侧的第一芯片41与源极侧第五芯片51之间的阻抗:RW0A1= 20 Ω ;栅极侧的第二芯片42与源极侧第五芯片51之间的阻抗:Rwoai~*~Rwoa2 — 40 Ω ;栅极侧的第三芯片43与源极侧第五芯片51之间的阻抗: RwOA1+RwOA2+RwOA3 — 60 Ω ;栅极侧的第四芯片44与源极侧第五芯片51之间的阻抗:RwoAl +RwOA2+RwOA3+RwOA4 — 80 Ω ;这样设计的结果导致栅极侧每颗芯片与源极侧之间的阻抗差异逐渐增大,产生图2所示的横向mura。
技术实现思路
本专利技术揭示一种通过调节基板走线的阻抗,改善横向mura目的的液晶显示面板。本专利技术提供一种液晶显示面板,包括:阵列基板、连接在阵列基板的源极侧的源极驱动器、将源极驱动器连接到阵列基板上的多个芯片、连接在阵列基板栅极侧的栅极驱动器、将栅极驱动器连接到阵列基板的多个芯片、位于源极侧且靠近栅极侧的芯片与栅极侧的芯片之间设有第一基板走线连接、相邻栅极侧的芯片之间设有多个其他基板走线,远离源极侧的基板走线的阻抗依次降低。其中,源极到栅极之间的基板走线的阻抗大于或等于栅极侧相邻两个芯片之间的基板走线的阻抗。其中,源极侧芯片与栅极侧芯片之间的基板走线、依序至栅极侧相邻芯片之间的基板走线,基板走线压接的端子数量越来越多。其中,设定将栅极驱动器连接到阵列基板的芯片有η个,从靠近源极驱动器依序分别为:第一芯片、第二芯片、第三芯片、…、以及第η芯片,源极侧靠近第一芯片的芯片定义为第(η+1)芯片,所述第一基板走线连接源极侧的第(η+1)芯片和栅极侧的第一芯片,第二基板走线连接第一芯片和第二芯片,第三基板走线连接第二芯片和第三芯片,…、第η基板走线连接第(η-l)芯片和第η芯片,其中,η彡2。其中,第一基板走线的阻抗、第二基板走线的阻抗、第三基板走线的阻抗、…、第η基板走线的阻抗依次呈递减排列。其中,第二基板走线的阻抗为第一基板走线的阻抗的一半,第三基板走线的阻抗为第二基板走线的阻抗的一半,…,第η基板走线的阻抗为第(η-l)基板走线的阻抗的一半。其中,通过采用多根线并列组成基板走线的方向来调整该基板走线的阻抗:第二基板走线组成线条并列的根数比第一基板走线组成线条并列的根数多,第三基板走线组成线条并列的根数第二基板走线组成线条并列的根数多,第四基板走线组成线条并列的根数比第三基板走线组成线条并列的根数多,…,所述第η基板走线组成线条并列的根数比第(η-l)基板走线组成线条并列的根数多。其中,通过设置蛇形走线称为基板走线的方式调整该基板走线的阻抗:第一基板走线组成线条的长度大于第二基板走线组成线条的长度,第二基板走线组成线条的长度大于第三基板走线组成线条的长度,第三基板走线组成线条的长度大于第四基板走线组成线条的长度,…,第(η-l)基板走线组成线条的长度大于第η基板走线组成线条的长度。其中,所述第η基板走线压接的端子数量大于第(η-l)基板走线压接的端子数量,…,所述第三基板走线压接的端子数量大于第二基板走线压接的端子数量,所述第二基板走线压接的端子数量大于第一基板走线压接的端子数量。本专利技术通过由源极侧芯片至栅极侧芯片之间的基板走线、依序到栅极侧相邻芯片之间的基板走线,通过递减调整芯片间的基板走线的阻抗,以达到每个芯片所对应液晶面板区域的最终负载阻抗一致,改善横向mura的目的。【附图说明】图1所示为现有阵列基板的结构示意图;图2所示为图1所示阵列基板产生横向mura的结构示意图;图3所示为本专利技术阵列基板的第一实施例的构示意图;图4所示为图3的基板走线的阻抗与图1的基板走线的阻抗对比趋势图;图5所示为本专利技术阵列基板的第二实施例的结构示意图;图6所示为图5在A区域的局部放大图;图7所示为图5的各基板走线压接端子的示意图。【具体实施方式】如图3所不为本专利技术液晶显不面板的阵列基板的结构不意图,液晶显不面板,包括:阵列基板、连接在阵列基板的源极侧的源极驱动器、将源极驱动器连接到阵列基板上的多个芯片、连接在阵列基板栅极侧的栅极驱动器、将栅极驱动器30连接到阵列基板的多个芯片、位于源极侧且靠近栅极侧的芯片与栅极侧的芯片之间设有第一基板走线连接、相邻栅极侧的芯片之间设有多个其他基板走线,远离源极侧的基板走线的阻抗依次降低。为了提高源极到栅极之间的基板走线(W0A)的阻抗,使其大于或等于栅极侧两个芯片(1C)之间的基板走线的阻抗,也就是远离源极侧的基板走线的阻抗的值依次降低。通过调整栅极侧相邻两个芯片之间的基板走线(W0A)的阻抗,使液晶面板栅极方向上的每个区域间的信号引线阻抗随着其与源极间的距离的增加而逐渐降低,距离较远的区域累加的阻抗越来越低,通过调整各个区域之间的整体阻抗匹配,使其趋于一致。图3是本专利技术第一实施例的结构示意图,第一实施例与现有技术相比,相邻芯片之间的基板走线的阻抗不相同,在本专利技术中,相同零件采用同一编号。本专利技术阵列基板100包括纵横交错的多根栅极线和多根源极线,显示区域10、连接在阵列基板100的源极侧的源极驱动器20、将源极驱动器20连接到阵列基板100的多个芯片、连接在阵列基板100栅极侧的栅极驱动器30、将栅极驱动器30连接到阵列基板100的η个芯片(η ^ 2),栅极驱动器30为阵列基板100的驱动提供信号,栅极驱动器30对应的芯片之间、以及栅极驱动器30对应的芯片与源极驱动器20对应的芯片之间均通过基板走线(Wire On Array,简称W0A)进行连接。设定栅极(Gate)侧有4个芯片,分别为:第一芯片(IC1)41、第二芯片(IC2)42、第三芯片(IC2)43、以及第四芯片(IC3)44,源极(Source)侧靠近第一芯片(IC1)41的芯片定义为第五芯片(IC5)51,第一基板走线本文档来自技高网
...

【技术保护点】
一种液晶显示面板,包括:阵列基板、连接在阵列基板的源极侧的源极驱动器、将源极驱动器连接到阵列基板上的多个芯片、连接在阵列基板栅极侧的栅极驱动器、将栅极驱动器连接到阵列基板的多个芯片、位于源极侧且靠近栅极侧的芯片与栅极侧的芯片之间设有第一基板走线连接、相邻栅极侧的芯片之间设有多个其他基板走线,其特征在于:远离源极侧的基板走线的阻抗依次降低。

【技术特征摘要】

【专利技术属性】
技术研发人员:周刘飞王鸣昕
申请(专利权)人:南京中电熊猫液晶显示科技有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1