时脉调整电路与数字模拟转换装置制造方法及图纸

技术编号:11948208 阅读:125 留言:0更新日期:2015-08-26 17:52
本发明专利技术提供一种时脉调整电路与数字模拟转换装置。此时脉调整电路包括选择电路与降频电路。选择电路是用于反应于输出时脉信号的频率来产生第一选择信号。降频电路是电性连接至选择电路,用于反应于第一选择信号的第一电平以第一倍率降低输入时脉信号的频率以产生输出时脉信号,并且反应于第一选择信号的第二电平以第二倍率降低输入时脉信号的频率以产生输出时脉信号。其中第一倍率不同于第二倍率。据此,可以减少电路的复杂度。

【技术实现步骤摘要】

本专利技术是有关于一种时脉调整电路,尤其是有关于数字的时脉调整电路与使用此时脉调整电路的数字模拟转换装置。
技术介绍
在一些数字模拟转换装置中,锁相环(phase lock loop)经常的被用来产生时脉信号,而所产生的时脉信号可用来做数字至模拟的调制或是采样。在一些应用中,全数字锁相环比模拟锁相环有较好的抗噪性(noise immunity)。全数字锁相环通常具有相位检测器、时间至数字转换器(time to digital converter,TDC)、数字控制振荡器(digital control oscillator)、以及除法器。为了达到较少的抖动(jitter),相位检测器及/或数字控制振荡器需要有较高的分辨率或精准度,因此会增加电路的复杂度或成本。因此,如何设计电路,可以达到全数字锁相环的功能,但有较低的电路复杂度,为此领域技术人员所关心的议题。
技术实现思路
本专利技术提供一种时脉调整电路与数字模拟转换装置,可以减少电路的复杂度。本专利技术一范例实施例提出一种时脉调整电路,用于追踪输入时脉信号以产生输出时脉信号。此时脉调整电路包括选择电路与降频电路。选择电路是用于反应于输出时脉信号的频率来产生第一选择信号。降频电路是电性连接至选择电路,用于反应于第一选择信号的第一电平以第一倍率降低输入时脉信号的频率以产生输出时脉信号,并且反应于第一选择信号的第二电平以第二倍率降低输入时脉信号的频率以产生输出时脉信号。其中第一倍率不同于第二倍率。在一范例实施例中,上述的选择电路包括计数电路,用于根据输出时脉信号更新计数值,并且判断计数值是否符合临界值。计数电路也用于根据计数值是否符合临界值以决定选择信号位于第一电平或是第二电平。在一范例实施例中,上述的计数电路还用于根据计数值是否符合临界值以输出第二选择信号。选择电路还包括多工器,用于根据第二选择信号以选择第一数值或是第二数值,并将所选择的第一数值或是第二数值传送给计数电路以做为临界值。在一范例实施例中,若临界值为第一数值且计数值符合第一数值,计数电路会设定第一选择信号位于第二电平,重置计数值,并且设定第二选择信号使多工器选择第二数值。若临界值为第二数值且计数值符合第二数值,计数电路会设定第一选择信号位于第一电平,重置计数值,并且设定第二选择信号使多工器选择第一数值。在一范例实施例中,上述的第一数值、第二数值、第一倍率与第二倍率是根据公式(1)所决定:[1(X×DXFCLK+Y×DYFCLK)×1N]≈Fd···(1)]]>其中X为第一数值,Y为第二数值,DX为第一倍率,DY为第二倍率,FCLK为输入时脉信号的频率,N为第一数值与第二数值的和,并且Fd为目标频率。在一范例实施例中,上述的降频电路包括多工器与除法器。多工器是电性连接至计数电路,用于反应于第一选择信号的第一电平而选择第一倍率以做为倍率信号,并且反应于第一选择信号的第二电平而选择第二倍率做为倍率信号。除法器是电性连接至多工器,用于接收倍率信号,并且根据倍率信号降低输入时脉信号的频率以产生输出时脉信号。本专利技术一范例实施例提出一种数字模拟转换装置,用于接收输入时脉信号。此数字模拟转换装置包括时脉调整电路、信号处理电路与数字模拟转换器。此时脉调整电路包括选择电路与降频电路。选择电路是用于反应于输出时脉信号的频率来产生第一选择信号。降频电路是电性连接至选择电路,用于反应于第一选择信号的第一电平以第一倍率降低输入时脉信号的频率以产生输出时脉信号,并且反应于第一选择信号的第二电平以第二倍率降低输入时脉信号的频率以产生输出时脉信号。其中第一倍率不同于第二倍率。信号处理电路是电性连接至时脉调整电路,用于根据输出时脉信号产生至少一个第一时脉信号。数字模拟转换器是电性连接至信号处理电路,用于根据第一时脉信号将第一数字信号转换为调制信号。在一范例实施例中,上述的降频电路以第一倍率降低输入时脉信号的频率以产生第二时脉信号,并且第一倍率大于第二倍率。数字模拟转换器包括采样电路与调制器。此采样电路是用于根据第一时脉信号升采样第一数字信号以产生第二数字信号。调制器是电性连接至采样电路,用于根据第二时脉信号调制第二数字信号以产生调制信号。在一范例实施例中,上述第一时脉信号的数目大于1,并且信号处理电路包括多个除法器。其中每一个除法器用于降低输出时脉信号的频率以产生其中一个第一时脉信号。在一范例实施例中,上述的采样电路包括多个升采样阶段。其中每一个升采样阶段根据至少一个第一时脉信号来升采样第一数字信号。这些升采样阶段中的最后阶段根据其中一个第一时脉信号与第二时脉信号升采样第一数字信号以产生第二数字信号。在一范例实施例中,第二时脉信号的频率低于调制信号的频率。基于上述,本专利技术范例实施例提出的时脉调整电路与数字模拟转换装置,通过计数器、除法器、多工器便可以达到全数字锁相环的功能,据此可以减少电路的复杂度。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1是根据一范例实施例示出的数字模拟转换装置的示意图;图2是根据一范例实施例示出的时脉调整电路的示意图;图3是根据一范例实施例示出的数字模拟转换装置的示意图。附图标记说明:100:数字模拟转换装置;110:时脉调整电路;120:信号处理电路;130:数字模拟转换电路;Sel_1:第一选择信号;clk_in:输入时脉信号;clk_out:输出时脉信号;clk_1、321~323:第一时脉信号;clk_2:第二时脉信号;data_1:第一数字信号;s_pcm:调制信号;X:第一数值;Y:第二数值;210:多工器;220:计数电路;230:多工器;240、311~313:除法器;sel_2:第二选择信号;DX:第一倍率;DY:第二倍率;250:倍率信号;330:采样电路;331~333:升采样阶段;data_2:第二数字信号;340:调制器。具体实施方式图1是根据一范例实施例示出的数字模拟转换装置的示意图。请参照图1,数字模拟转换装置100包括时脉调整电路110、信号处理电路120与数字模拟转换电路130。在此范例实施例中,本文档来自技高网...
时脉调整电路与数字模拟转换装置

【技术保护点】
一种时脉调整电路,用于追踪输入时脉信号以产生输出时脉信号,其特征在于,该时脉调整电路包括:选择电路,用于反应于该输出时脉信号的频率来产生第一选择信号;以及降频电路,电性连接至该选择电路,用于反应于该第一选择信号的第一电平以第一倍率降低该输入时脉信号的频率以产生该输出时脉信号,并且反应于该第一选择信号的第二电平以第二倍率降低该输入时脉信号的频率以产生该输出时脉信号,其中该第一倍率不同于该第二倍率。

【技术特征摘要】
2014.02.20 MY PI20140004661.一种时脉调整电路,用于追踪输入时脉信号以产生输出时脉信号,其
特征在于,该时脉调整电路包括:
选择电路,用于反应于该输出时脉信号的频率来产生第一选择信号;
以及
降频电路,电性连接至该选择电路,用于反应于该第一选择信号的第
一电平以第一倍率降低该输入时脉信号的频率以产生该输出时脉信号,并且
反应于该第一选择信号的第二电平以第二倍率降低该输入时脉信号的频率以
产生该输出时脉信号,其中该第一倍率不同于该第二倍率。
2.根据权利要求1所述的时脉调整电路,其特征在于,该选择电路包括:
计数电路,用于根据该输出时脉信号更新计数值,并且判断该计数值是
否符合临界值,
该计数电路用于根据该计数值是否符合该临界值以决定该选择信号位于
该第一电平或是该第二电平。
3.根据权利要求2所述的时脉调整电路,其特征在于,该计数电路还用
于根据该计数值是否符合该临界值以输出第二选择信号,并且该选择电路还
包括:
多工器,电性连接至该计数电路,用于根据该第二选择信号以选择第一
数值或是第二数值,并将所选择的该第一数值或是该第二数值传送给该计数
电路以作为该临界值。
4.根据权利要求3所述的时脉调整电路,其特征在于,
若该临界值为该第一数值且该计数值符合该第一数值,该计数电路设定
该第一选择信号位于该第二电平,重置该计数值,并且设定该第二选择信号
使该多工器选择该第二数值,
若该临界值为该第二数值且该计数值符合该第二数值,该计数电路设定
该第一选择信号位于该第一电平,重置该计数值,并且设定该第二选择信号
使该多工器选择该第一数值。
5.根据权利要求4所述的时脉调整电路,其特征在于,该第一数值、该
第二数值、该第一倍率与该第二倍率是根据公式(1)所决定:
[1(X×DXFCLK+Y×DYFCLK)×1N]≈Fd···(1)]]>其中X为该第一数值,Y为该第二数值,DX为该第一倍率,DY为该第
二倍率,FCLK为该输入时脉信号的频率,N为该第一数值与该第二数值的和,
并且Fd为目标频率。
6.根据权利要求1所述的时脉调整电路,其特征在于,该降频电路包括:
多工器,电性连接至该计数电路,用于反应于该第一选择信号的该第一
电平而选择该第一倍率以作为倍率信号,并且反应于该第一选择信号的该第
二电平而选择该第二倍率做为该倍率信号;以及
除法器,电性连接至该多工器,用于接收该倍率信号,并且根据该倍率
信号降低该输入时脉信号的频率以产生该输出时脉信号。
7.一种数字模拟转换装置,接收输入时脉信号,其特征在于,该数字模
拟转换装置包括:
时脉调整电路,包括:
选择电路,用于反应于输出时脉信号的频率来产生第一选择信号;以及
降频电路,电性连接至该选择电路,用于反应于该第一选择信号的第一
电平以第一倍率降低该输入时脉信号的频率以产生该输出时脉信号,并且反
应于该第一选择信号的第二电平以第二倍率降低该输入时脉信号的频率以产
生该输出时脉信号,其中该第一倍率不同于该第二倍率;
信号处理电路,电性连接至该时脉调整电路,用于根据该输出时脉信号
产生至少一第一时脉信号;以及
数字模拟转换器,电性连接至该信号处理电路,用于根据该至少...

【专利技术属性】
技术研发人员:田育豪许智仁
申请(专利权)人:群联电子马来西亚股份有限公司
类型:发明
国别省市:马来西亚;MY

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1