用于基于MOST背栅电压调制来修整电流舵DAC中的段电流的方法技术

技术编号:11937021 阅读:216 留言:0更新日期:2015-08-26 07:53
本发明专利技术涉及用于基于MOST背栅电压调制来修整电流舵DAC中的段电流的方法。一种数-模转换器(DAC)系统,包括DAC和电流修整模块。所述DAC包括多个段和多个驱动器。所述多个段中的每一个段均从所述多个驱动器中的相应的驱动器接收驱动器信号、从多个段电流源中的相应的段电流源接收段电流,并且基于所述驱动器信号和所述段电流产生输出电流。所述电流修整模块存储多个修整系数并且基于所述多个修整系数来调节与所述多个段电流源相关联的相应的阈值电压。

【技术实现步骤摘要】
【专利说明】用于基于MOST背栅电压调制来修整电流舵DAC中的段电流 的方法 相关申请的交叉引用 本申请要求享有于2014年2月26日提交的美国临时申请No. 61/944, 887的权益。 通过引用的方式将以上参考的该申请的全部公开内容并入本文中。
本公开内容涉及高速电流舵数-模转换器中的线性度修整。
技术介绍
此处提供的背景描述是出于总体上呈现本公开内容的语境的目的。在该背景部分 中所描述的程度上的目前指定的专利技术人的工作、以及说明书的在提交时未被描述为现有技 术的各方面被既不明示也不暗示地作为本公开内容的现有技术而被纳入。 包括但不限于通信系统的各种系统实现高速电流舵数-模转换器(DAC)。在一些 通信系统中,期望DAC输出信号具有高无杂散动态范围(SFDR)。 现在参考图1,示例性DAC100包括多个段104-1. . . 104-n,它们被统称为段104。 段104中的每一个段包括相应的差分段开关108-l、108-2. . . 108-p、108_q,它们被统称为 段开关108。换言之,段104中的每一个段包括与不同段开关相对应的一对开关(例如,晶 体管)108。段开关108将DAC100的输出电流引导到DAC100的相应正输出112和负输 出116。例如,DAC100可以包括2N-1个段开关108,其中N与DAC100的以位为单位的分 辨率相对应。在一些实施方式中,段104的数量可以被限制于例如32或64,并且可以通过 添加额外的段或二进制加权的子DAC来增大DAC100的分辨率。 段开关108中的每一个段开关由从被统称为段开关驱动器124的段开关驱动器 124-1. .. 124-n接收的相应的驱动器信号120-1、120-2. .. 120-P、120-q来驱动,其中驱动 器信号120-1、120-2. .. 120-P、120_q被统称为驱动器信号120。段开关驱动器124基于时 钟信号128和被统称为解码器输出数据132的解码器输出数据132-1. .. 132-n来产生驱动 器信号120。仅作为示例,由二进制温度计代码解码器(未示出)来驱动解码器输出数据 132。被统称为电流源段136的电流源段136-1. .. 136-n向相应段104提供段电流。 因此,与要被转换为模拟输出的数字输入代码相对应的解码器输出数据132在经 由驱动器信号120被施加到段开关108之前,由时钟信号128重新定时。随着输入代码增 加,更少的电流被导向负输出116,而更多的电流被导向正输出112。对于差分模式操作, DAC100产生的输出电流与正输出112与负输出116的相应电流之间的差相对应。差分输 出操作抑制了偶数阶谐波并且增大了DAC100的输出信号功率。
技术实现思路
-种数-模转换器(DAC)系统,包括DAC和电流修整模块。所述DAC包括多个段 和多个驱动器。所述多个段中的每一个段均从所述多个驱动器中的相应的驱动器接收驱动 器信号,从多个段电流源中的相应的段电流源接收段电流,以及基于所述驱动器信号和所 述段电流产生输出电流。所述电流修整模块存储多个修整系数并且基于所述多个修整系数 来调节与所述多个段电流源相关联的相应的阈值电压。 一种操作数-模转换器(DAC)的方法,包括:从多个驱动器接收驱动器信号,接收 由多个段电流源中相应的段电流源产生的段电流,基于所述驱动器信号和所述段电流产生 输出电流,存储多个修整系数,以及基于所述多个修整系数来调节与所述多个段电流源相 关联的相应的阈值电压。 根据【具体实施方式】、权利要求以及附图,本公开内容的适用性的其它方面将变得 显而易见。【具体实施方式】和具体示例旨在仅用于说明,而不旨在限制本公开内容的范围。【附图说明】 根据【具体实施方式】和附图,本公开内容将得到更全面的理解,附图中: 图1是根据现有技术的示例性DAC; 图2是根据本公开内容的原理的包括电流修整模块的示例性DAC; 图3是根据本公开内容的原理的更详细地示出电流修整模块的示例性DAC; 图4示出了根据本公开内容的原理的作为修整DAC输出代码(即,修整系数)的 函数的电流源晶体管阈值电压;以及 图5示出了根据本公开的原理的在电流舵DAC中修整段电流的示例性方法的步 骤。 在附图中,附图标记可以被重复使用,以标识相似和/或相同的元件。【具体实施方式】 在数-模转换器(DAC)系统中(诸如实现高速电流舵DAC的DAC系统),可期望 DAC的输出信号具有高的杂散动态范围(SFDR)。DAC的静态非线性(S卩,静态线性误差), 包括积分非线性(INL)和微分非线性(DNL),可能会限制DAC的SFDR。DAC的INL和DNL特 性定义DAC的静态精度,并且可限制DAC在高输出频率下的动态性能。例如,INL误差可能 导致在低阶谐波失真,而DNL误差可能引起高阶谐波的显著频谱。因此,使静态INL和DNL 最小化促进在DAC中实现高SFDR。 DAC静态非线性通常对应于由DAC电流源阵列中的相应的电流源晶体管(例如,对 应于段电流源)提供的段电流Ii...、的失配(即,段电流失配)。例如,为了在14位DAC 中实现± 1LSB的INL,段电流的失配应小于±0. 05 %。在一些DAC中,可通过提供大的MOST 器件作为段电流源来实现此精度。然而,在高速DAC中,大电流源晶体管提供大电容。该大 电容限制更新速率,并且影响DAC的动态性能。 在其它DAC(包括一些高速DAC)中,可以将较小的晶体管提供为段电流源,以减小 电流源晶体管的电容。在这些DAC中,可通过在生产测试期间修整相应的段电流来实现段 电流匹配(即,精度)。例如,该修整可通过将小的M0S晶体管与主电流源晶体管并联连接 并且调节小的M0S晶体管的栅极电压来执行。替代地,若干二进制加权的修整晶体管可与 主电流源晶体管并联连接。以此方式,二进制编码的数字修整值用于直接控制所述修整晶 体管。然而,为了将段电流失配修整在±0.05%内,修整晶体管是弱的(weak)并且因此缩 放修整晶体管会是困难的。此外,修整晶体管的存在影响电流源阵列的布置的规则性和对 称性,不利地影响电流源阵列的初始匹配属性。 根据本公开内容的原理的DAC系统包括电流修整模块,该电流修整模块用以修整 DAC电流源阵列中的电流源晶体管的阈值电压差异而不增加电流源晶体管的尺寸并且不需 要提供额外的修整晶体管。相反,电流修整模块对电流源晶体管的阈值电压进行调节。例 如,电流修整模块实现MOS晶体管(MOST)背栅电压调制(S卩,电流源晶体管的背栅电压的 调制),以便修整电流源晶体管的阈值电压,以使得由晶体管产生的相应的段电流在所需的 容限内进行匹配。因此,通过调节电流源晶体管的有效阈值电压,电流修整模块通过消除段 电流失配的最显著的来源而不是仅补偿阈值电压差异来修整DAC中的静态线性误差。此 外,直接修整阈值电压导致随管芯温度而减少的修整的漂移。 现在参考图2,示例性DAC200包括多个段204-1. .. 204-n,它们被统称为段204。 段204中的每一个段包括被统称为段开关208的相应的差分段开关208-l、208-2. . . 208-p、 208-q(其中开关本文档来自技高网
...

【技术保护点】
一种数‑模转换器(DAC)系统,包括:DAC,所述DAC包括多个段和多个驱动器,其中,所述多个段中的每一个段从所述多个驱动器中的相应驱动器接收驱动器信号,接收由多个段电流源中的相应段电流源产生的段电流,以及基于所述驱动器信号和所述段电流产生输出电流;以及电流修整模块,所述电流修整模块存储多个修整系数,并且基于所述多个修整系数来调节与所述多个段电流源相关联的相应的阈值电压。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:J·A·特特尔瓦克J·卢斯凯
申请(专利权)人:马克西姆综合产品公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1