移位寄存器单元、驱动方法、栅极驱动电路和显示装置制造方法及图纸

技术编号:11826765 阅读:67 留言:0更新日期:2015-08-05 04:49
本发明专利技术提供了一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元,包括栅极驱动信号输出端,还包括:输出模块,用于在输入阶段控制所述栅极驱动信号输出端输出无效信号,在输出阶段控制所述栅极驱动信号输出端输出有效信号;以及,控制模块,用于在复位阶段控制所述输出模块关闭。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种移位寄存器单元、驱动方法、栅极驱动电路和显不装置。
技术介绍
显示装置的驱动器主要包括栅极驱动电路与数据驱动电路,而栅极驱动电路主要由多级移位寄存器单元组成,每一级移位寄存器单元均与一根栅线对接,通过移位寄存器单元的输出信号,逐行扫描驱动像素TFT (Thin Film Transistor,薄膜晶体管)。传统的栅极驱动电路包括的移位寄存器单元由输出单元在输入阶段控制所述栅极驱动信号输出端输出无效信号,在输出阶段控制所述栅极驱动信号输出端输出有效信号,但是并没有有效的控制电路使得输出单元在复位阶段保持关闭,从而会影响栅极驱动电路的输出波形的稳定。具体的,如图1所示,现有的移位寄存器单元包括输入晶体管Tl、输出晶体管T2、复位晶体管T3、第一控制晶体管T4、第二控制晶体管T5、第一电容Cl和第二电容C2,相邻上一级移位寄存器单元输出的栅极驱动信号Gn-1,通过栅极接入第一时钟信号CK的Tl接入T2的栅极,在图1中,VGH标示高电平,VGL标示低电平,CKB标示第二时钟信号,Gn为本级栅极驱动信号输出端,并且图1中的所有晶体管都为P型晶体管。如图1所示的现有的移位寄存器单元在工作时,输出晶体管T2在输出有效信号后需要长关,但是由于控制T2栅极的Tl为由CK控制,在CK无效的时段,T2的栅极浮空,当性能不稳定时,CKB的低电平会串入输出信号中,影响输出波形的稳定,严重的话会影响多级移位寄存器单元的输出。
技术实现思路
本专利技术的主要目的在于提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置,以解决现有技术中栅极驱动信号输出不稳定的问题。为了达到上述目的,本专利技术提供了一种移位寄存器单元,包括栅极驱动信号输出端,还包括:输出模块,用于在输入阶段控制所述栅极驱动信号输出端输出无效信号,在输出阶段控制所述栅极驱动信号输出端输出有效信号;以及,控制模块,用于在复位阶段控制所述输出模块关闭。实施时,所述输出模块的控制端与输出控制节点连接,所述移位寄存器单元还包括:输入模块,用于在输入阶段将输入信号输入输出控制节点,并在输出阶段维持所述输出控制节点的电位;以及,复位模块,分别与所述输出控制节点和所述栅极驱动信号输出端连接,用于在复位阶段控制所述栅极驱动信号输出无效信号。实施时,所述控制模块包括:控制晶体管,栅极接入控制信号,第一极与所述输出控制节点连接,第二极接入第一电平;所述控制信号控制所述控制晶体管在所述输入阶段和所述输出阶段关断,并控制所述控制晶体管在所述复位阶段打开。实施时,所述输入模块包括:输入晶体管,栅极接入与所述第一时钟信号,第一极接入所述输入信号,第二极与所述输出控制节点连接。实施时,所述输出模块包括:输出晶体管,栅极与所述输出控制节点连接,第一极与所述栅极驱动信号输出端连接,第二极接入与所述第一时钟信号反相的第二时钟信号;以及,第一电容,连接于所述输出晶体管的栅极和所述栅极驱动信号输出端之间。实施时,所述复位单元包括:复位晶体管,栅极与复位控制节点连接,第一极接入所述第一电平,第二极与所述栅极驱动信号输出端连接;第一复位控制晶体管,栅极与所述输出控制节点连接,第一极接入所述第一时钟信号,第二极与所述复位控制节点连接;第二复位控制晶体管,栅极接入所述第一时钟信号,第一极与所述复位控制节点连接,第二极接入第二电平;以及,第二电容,第一端与所述复位控制节点连接,第二端接入所述第一电平。本专利技术实施例所述的移位寄存器单元的驱动方法,用于驱动上述的移位寄存器单元,所述驱动方法包括:在复位阶段控制模块控制输出模块关闭。本专利技术实施例所述的栅极驱动电路,包括上述的移位寄存器单元;除了第一级移位寄存器单元之外,每一级移位寄存器单元的输入端与相邻上一级移位寄存器单元的栅极驱动信号输出端连接。本专利技术实施例所述的显示装置,包括上述的栅极驱动电路。与现有技术相比,本专利技术所述的移位寄存器单元、驱动方法、栅极驱动电路和显示装置,通过控制模块在复位阶段控制所述输出模块关闭,确保在复位阶段输出模块关闭,以保证输出的栅极驱动信号的稳定。【附图说明】图1是现有的移位寄存器单兀的电路图;图2是本专利技术实施例所述的移位寄存器单元的结构图;图3是本专利技术另一实施例所述的移位寄存器单元的结构图;图4是本专利技术一具体实施例所述的移位寄存器单元的电路图;图5是本专利技术该具体实施例所述的移位寄存器单元的工作时序图。【具体实施方式】下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。如图2所示,本专利技术实施例所述的移位寄存器单元,包括栅极驱动信号输出端Gn,还包括:输出模块21,用于在输入阶段控制所述栅极驱动信号输出端Gn输出无效信号,在输出阶段控制所述栅极驱动信号输出端输Gn出有效信号;以及,控制模块22,用于在复位阶段控制所述输出模块21关闭。本专利技术实施例所述的移位寄存器单元通过控制模块22在复位阶段控制所述输出模块21关闭,确保在复位阶段输出模块关闭,以保证输出的栅极驱动信号的稳定。具体的,所述输出模块的控制端与输出控制节点连接,所述移位寄存器单元还包括:输入模块,用于在输入阶段将输入信号输入输出控制节点,并在输出阶段维持所述输出控制节点的电位;以及,复位模块,分别与所述输出控制节点和所述栅极驱动信号输出端连接,用于在复位阶段控制所述栅极驱动信号输出无效信号。如图3所示,本专利技术另一实施例所述的移位寄存器单元包括:栅极驱动信号输出端Gn ;输出模块21,控制端与输出控制节点A连接,用于在输入阶段控制所述栅极驱动信号输出端Gn输出无效信号,在输出阶段控制所述栅极驱动信号输出端输Gn出有效信号;控制模块22,用于在复位阶段控制所述输出模块21关闭;输入模块23,用于在输入阶段将输入信号Gn-1输入输出控制节点A,并在输出阶段维持所述输出控制节点A的电位;以及,复位模块24,分别与所述输出控制节点A和所述栅极驱动信号输出端Gn连接,用于在复位阶段控制所述栅极驱动信号输出端Gn输出无效信号。在本专利技术如图3所示的移位寄存器单元的实施例中,在复位阶段,是由复位模块24控制栅极驱动信号为无效信号,并且由输入模块23在输入阶段将输入信号Gn-1 (即相邻上一级移位寄存器单元输出的栅极驱动信号)输入输出控制节点A,由输出控制节点A的电位来控制所述复位模块24和所述输出模块21。具体的,所述控制模块包括:控制晶体管,栅极接入控制信号,第一极与所述输出控制节点连接,第二极接入第一电平;所述控制信号控制所述控制晶体管在所述输入阶段和所述输出阶段关断,并控制所述控制晶体管在所述复位阶段打开。具体的,所述输入模块包括:输入晶体管,栅极接入与所述第一时钟信号,第一极接入所述输入信号,第二极与所述输出控制节点连接。具体的,所述输出模块包括:输出晶体管,栅极与所述输出控制节点连接,第一极与所述栅极驱动信号输出端连接,第二极接入与所述第一时钟信号反相的第二时钟信号;以及,第一电容,连接于所述输出晶体管的栅极和所述栅极驱动信号输出端之本文档来自技高网...

【技术保护点】
一种移位寄存器单元,包括栅极驱动信号输出端,其特征在于,还包括:输出模块,用于在输入阶段控制所述栅极驱动信号输出端输出无效信号,在输出阶段控制所述栅极驱动信号输出端输出有效信号;以及,控制模块,用于在复位阶段控制所述输出模块关闭。

【技术特征摘要】

【专利技术属性】
技术研发人员:孙拓
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1