信号处理电路与A/D转换器制造技术

技术编号:11787483 阅读:81 留言:0更新日期:2015-07-29 11:26
本发明专利技术涉及信号处理电路与A/D转换器。根据一种实施例的信号处理电路包含整流器、保持器、控制器和设定器。整流器通过对其中信号电压被叠加于共模电压上的输入电压整流来生成整流电压。保持器保持电压。控制器控制保持器,以使得保持器根据由整流器生成的整流电压来保持电压。设定器按照预定的时间间隔将由保持器保持的电压设定为预定电压。

【技术实现步骤摘要】
【专利说明】 相关申请的交叉引用 本申请基于并要求在2014年1月29日提交的在先日本专利申请第2014-014414 号的优先权,该在先申请的全部内容通过引用而并入本文。
本文所描述的实施例总体地设及信号处理电路和A/D转换器。
技术介绍
流水线型(pipeline)A/D转换器在许多LSI产品被用作能够实现高速度和高分辨 率的体系结构。流水线型A/D转换器通过连接用于执行一个位的A/D转换的多个级来配置。 所采样的模拟信号通过流水线型操作在每个级内被逐位地进行A/D转换。在传统上,运算 放大器已经被用来在每个级内执行A/D转换。 近年来,人们已经提出了一种用于通过在每个级内使用比较器代替运算放大器来 降低流水线型A/D转换器的功耗的技术。但是,在上述使用比较器的传统技术中,由于有必 要在用于A/D转换的信号处理电路内的每次A/D转换时对电容元件进行充电/放电,因而 难W充分降低功耗。
技术实现思路
根据本专利技术的一种方式,提供一种信号处理电路,包含:用于通过对其中信号电压 被叠加于共模电压上的输入电压整流来生成整流电压的整流器;用于保持电压的保持器; 用于控制所述保持器W便根据由所述整流器生成的所述整流电压来保持电压的控制器;W 及用于按照预定的时间间隔将由所述保持器保持的所述电压设定为预定电压的设定器。 根据本专利技术的另一种方式,提供一种信号处理电路,包含:用于通过对其中信号电 压被叠加于共模电压上的第一输入电压及第二输入电压整流来生成第一整流电压及第二 整流电压的差动整流器;用于保持电压的第一保持器;用于控制所述第一保持器W便根据 由所述差动整流器生成的所述第一整流电压来保持电压的第一控制器;用于保持电压的第 二保持器;用于控制所述第二保持器W便根据由所述差动整流器生成的所述第二整流电压 来保持电压的第二控制器;W及用于按照预定的时间间隔将由所述第一保持器及第二保持 器保持的所述电压设定为预定电压的设定器。[000引根据本专利技术的另一种方式,提供一种包含信号处理电路的A/D转换器,该信号处 理电路包含;用于通过对其中信号电压被叠加于共模电压上的输入电压整流来生成整流电 压的整流器;用于保持电压的保持器;用于控制所述保持器W便根据由所述整流器生成的 所述整流电压来保持电压的控制器;W及用于按照预定的时间间隔将由所述保持器保持的 所述电压设定为预定电压的设定器。【附图说明】 图1是根据第一实施例的信号处理电路的框图; 图2是根据第一实施例的信号处理电路的一个实例的电路图; 图3是图2中的控制器的另一个实例的电路图; 图4A至4D是根据第一实施例的信号处理电路的操作的说明图; 图5A和5B是根据第一实施例的信号处理电路的操作的说明图; 图6是传统信号处理电路的一个实例的电路图; 图7A和7B是传统信号处理电路的操作的说明图; 图8是传统信号处理电路的操作的说明图; 图9是根据第一实施例的信号处理电路的另一个实例的框图; 图10是根据第一实施例的信号处理电路的又一个实例的框图; 图11是图9中的恢复器(restorator)的一个实例的电路图; 图12是根据第一实施例的信号处理电路的又一个实例的框图; 图13是根据第二实施例的信号处理电路的框图; 图14是根据第二实施例的信号处理电路的一个实例的电路图;[002引图15是根据第二实施例的信号处理电路的另一个实例的电路图拟及 图16是根据第S实施例的信号处理电路的一个实例的电路图。【具体实施方式】 现在将参照附图来解释实施例。本专利技术并不限定于该些实施例。 根据一种实施例的信号处理电路包含整流器、保持器、控制器和设定器。整流器通 过对其中信号电压被叠加于共模电压上的输入电压整流来生成整流电压。保持器保持电 压。控制器控制保持器,使得保持器根据由整流器生成的整流电压来保持电压。设定器按 照预定的时间间隔将由保持器保持的电压设定为预定电压。 信号处理电路和A/D转换器的实施例将在下文参照附图来描述。[002引(第一实施例) 首先,根据第一实施例的信号处理电路将参照图1至12来描述。在此,图1是根 据本实施例的信号处理电路的功能配置的框图。同样地,图2是根据本实施例的信号处理 电路的示例性配置的电路图。如图1所示,根据本实施例的信号处理电路包含用于根据输 入电压V?来生成整流电压Va的整流器10、用于保持任意电压的保持器30、用于基于整流 电压Va来控制由保持器30保持的保持电压Ve的控制器20、W及用于将保持电压Ve设定为 预定电压的设定器40。 输入电压Vim被输入到整流器10。输入电压VH是其中信号电压Vsie被叠加于共 模电压V〇止的信号(V"=VCM+Vsie)。共模电压V〇處输入电压V"的DC分量,而信号电压 Vsi。是输入电压V"的AC分量。例如,所采样的模拟信号(电压)能够作为输入电压V"的 例子。 整流器10通过对输入电压V?整流来生成等于或高于共模电压VCM的整流电压VA。 更特别地,当输入电压V?等于或高于共模电压VeM时,整流器10不对输入电压Viw整流而输 出输入电压V?。同样地,整流器10将比共模电压VcM低的输入电压V?转换成其中信号电压 Vsi。的绝对值IVsJ被添加到共模电压VcM的电压,并且输出所转换的电压。因此,与共模电 压V〇姻等的或比其高的整流电压Va由整流器10输出。也就是,在VsK^O的情况下,整流 电压Va满足VA=V"=VCM+Vsie,并且在VsK<〇的情况下,整流电压Va满足VA=VCM-VSK。因 此,由整流器10生成的整流电压Va是其中信号电压VSK的绝对值被添加到共模电压VCM(Va =Vcm+|VskI)的电压。[003引如图2所示,整流器10包含输入端子11和12、放大器13、减法电路14、开关15和 16,W及比较器17。输入电压Vim由输入端子11输入。共模电压VCM由输入端子12输入。 放大器13连接至输入端子12。放大器13将由输入端子12输入的共模电压V"放 大两倍并且输出所放大的电压。 减法电路14连接至输入端子11,并且输入电压Viw被输入到减法电路14。同样 地,减法电路14连接至放大器13的输出侧,并且两倍放大了的共模电压被输入到减法 电路14。减法电路14从该两倍放大了的共模电压中减去输入电压VW并且输出结果。 因此,由减法电路14输出的电压变为2Vcm-V?=VCM-Vsie。 开关15 (第一开关)使输入端子11与控制器20连接/断开(连接和断开)。开 关16 (第二开关)使减法电路14与控制器20连接/断开。 比较器17连接至输入端子11和12,并且输入电压Viw和共模电压V"的每个都被 输入到比较器17。比较器17将输入电压Viw的大小与共模电压VCM的大小比较,并且基于 比较结果来控制开关15和16的断开/闭合。 特别地,比较器17在输入电压Viw等于或高于共模电压VVJ的情况下使 开关15闭合并且使开关16断开。因此,由整流器10输出的整流电压Va是输入电压V?(Va=V?=VcM+Vsie)。同样地,比较器17在输入电压V?低于共模电压Vcm(V?<Vcm)的情况下使 开关15断开并且使开关16闭合。因此,由整流器10输出的整流电压Va本文档来自技高网...

【技术保护点】
一种信号处理电路,包含:用于通过对其中信号电压被叠加于共模电压上的输入电压整流来生成整流电压的整流器;用于保持电压的保持器;用于控制所述保持器以便根据由所述整流器生成的所述整流电压来保持电压的控制器;以及用于按照预定的时间间隔将由所述保持器保持的所述电压设定为预定电压的设定器。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:松野隼也古田雅则板仓哲朗
申请(专利权)人:株式会社东芝
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1