一种驱动电路及其驱动方法、显示装置制造方法及图纸

技术编号:11284093 阅读:42 留言:0更新日期:2015-04-10 18:17
本发明专利技术提供一种驱动电路及其驱动方法、显示装置,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序控制器输出第一数据信号和第一时钟信号,所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。所述时序调节器主动对时序控制器输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种驱动电路及其驱动方法、显示装置,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序控制器输出第一数据信号和第一时钟信号,所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。所述时序调节器主动对时序控制器输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。【专利说明】一种驱动电路及其驱动方法、显示装置
本专利技术涉及显示
,尤其涉及一种驱动电路及其驱动方法、显示装置。
技术介绍
现有的显示器使用时序控制器产生数据信号和时钟信号,所述显示器的驱动器再依据所述数据信号和时钟信号来执行逻辑运算,从而产生所述显示面板的驱动信号。因此,所述数据信号和时钟信号之间的相位差为预定值,也就是说,所述数据信号和时钟信号之间是相互对应的。然而,由于显示面板的尺寸增大以及电路布局等因素,所述驱动器接收的数据信号和时钟信号会出现不同程度的信号延迟,导致所述时序控制器输出的数据信号和时钟信号与所述显示面板需要的数据信号和时钟信号之间不能相互匹配,从而影响显示器的显示质量。
技术实现思路
为解决上述问题,本专利技术提供一种驱动电路及其驱动方法、显示装置,用于解决现有技术中时序控制器输出的数据信号和时钟信号与显示面板需要的数据信号和时钟信号之间不能相互匹配,从而影响显示器的显示质量的问题。 为此,本专利技术提供一种驱动电路,包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;所述时序控制器用于输出第一数据信号和第一时钟信号;所述时序调节器用于调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;所述驱动器用于根据所述第二数据信号和所述第二时钟信号产生驱动信号。 可选的,所述时序调节器包括转换单元和同步单元,所述转换单元的输入端与所述时序控制器连接,所述转换单元的第一输出端与所述同步单元的第一输入端连接,所述转换单元的第二输出端与所述驱动器连接,所述同步单元的第二输入端与所述时序控制器连接,所述同步单元的输出端与所述驱动器连接;所述转换单元用于调节所述第一时钟信号的相位以产生所述第二时钟信号;所述同步单元用于根据所述第二时钟信号和所述第一数据信号产生第二数据信号,所述第二数据信号与所述第二时钟信号具有预定的相位差。 可选的,所述转换单元包括多个反相器。 可选的,所述同步单元包括D触发器。 可选的,所述驱动器包括源极驱动器。 可选的,所述反相器包括NMOS型反相器、PMOS型反相器和CMOS型反相器中至少一个,所述NMOS型反相器包括NMOS晶体管和电阻,所述PMOS型反相器包括PMOS晶体管和电阻,所述CMOS型反相器包括NMOS晶体管和PMOS晶体管。 本专利技术还提供一种显示装置,包括显示面板和上述任一驱动电路。 本专利技术还提供一种驱动电路的驱动方法,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;所述驱动方法包括:所述时序控制器输出第一数据信号和第一时钟信号;所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。 可选的,所述时序调节器包括转换单元和同步单元,所述转换单元的输入端与所述时序控制器连接,所述转换单元的第一输出端与所述同步单元的第一输入端连接,所述转换单元的第二输出端与所述驱动器连接,所述同步单元的第二输入端与所述时序控制器连接,所述同步单元的输出端与所述驱动器连接;所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号的步骤包括:所述转换单元调节所述第一时钟信号的相位以产生所述第二时钟信号;所述同步单元根据所述第二时钟信号和所述第一数据信号产生第二数据信号,所述第二数据信号与所述第二时钟信号具有预定的相位差。 可选的,所述转换单元包括多个反相器。 可选的,所述同步单元包括D触发器。 可选的,所述驱动器包括源极驱动器。 本专利技术具有下述有益效果: 本专利技术提供的驱动电路及其驱动方法、显示装置中,所述驱动电路包括时序控制器、时序调节器和驱动器,所述时序控制器输出第一数据信号和第一时钟信号,所述时序调节器调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,所述驱动器根据所述第二数据信号和所述第二时钟信号产生驱动信号。所述时序调节器主动对时序控制器输出的第一数据信号和第一时钟信号进行调节,以产生相互对应的第二数据信号和第二时钟信号,从而实现与显示面板的完美匹配,提高了显示面板的显示质量。 【专利附图】【附图说明】 图1为本专利技术实施例一提供的一种驱动电路的结构示意图; 图2为图1所不时序调节器的结构不意图; 图3为本专利技术实施例三提供的一种驱动电路的驱动方法的流程图。 【具体实施方式】 为使本领域的技术人员更好地理解本专利技术的技术方案,下面结合附图对本专利技术提供的驱动电路及其驱动方法、显示装置进行详细描述。 实施例一 图1为本专利技术实施例一提供的一种驱动电路的结构示意图。如图1所示,驱动电路包括时序控制器101、时序调节器102和驱动器103,时序调节器102与时序控制器101的输入端连接,时序调节器102的输出端与驱动器103连接。时序控制器101用于输出第一数据信号和第一时钟信号,时序调节器102用于调节第一数据信号和第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号,驱动器103用于根据第二数据信号和第二时钟信号产生驱动信号。 本实施例中,时序控制器101产生第一数据信号和第一时钟信号,并将第一数据信号和第一时钟信号传输至时序调节器102。在理想状态下,第一数据信号和第一时钟信号之间的相位差为预定值,在实际应用中,电路布局等因素导致第一数据信号和第一时钟信号会出现不同程度的信号延迟,使得第一数据信号和第一时钟信号之间的相位差偏离预定值。时序调节器102接收到第一数据信号和第一时钟信号后,调节第一数据信号和第一时钟信号的相位,以产生相位修正后的第二数据信号和第二时钟信号,第二数据信号和第二时钟信号相互对应。驱动器103接收第二数据信号和第二时钟信号,然后根据第二数据信号和第二时钟信号产生显示面板需要的驱动信号,从而实现与显示面板的完美匹配,提高显示面板的显示质量。 图2为图1所示时序调节器102的结构示意图。如图2所示,时序调节器102与时序控制器101的输入端连接,时序调节器102的输出端与驱动器103连接。时序调节器102包括转换单元104和同步单元105,转换单元104的输入端与时序控制器101连接,转换单元104的第一输出端与同步单元105的第一输入端连接,转换单元104的第二输出端与驱动器103连接,同步单元105的本文档来自技高网...

【技术保护点】
一种驱动电路,其特征在于,包括时序控制器、时序调节器和驱动器,所述时序调节器与所述时序控制器的输入端连接,所述时序调节器的输出端与所述驱动器连接;所述时序控制器用于输出第一数据信号和第一时钟信号;所述时序调节器用于调节所述第一数据信号和所述第一时钟信号的相位,以产生相互对应的第二数据信号和第二时钟信号;所述驱动器用于根据所述第二数据信号和所述第二时钟信号产生驱动信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:王洁琼
申请(专利权)人:京东方科技集团股份有限公司北京京东方显示技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1