一种模数转换器输出信号处理系统及方法技术方案

技术编号:11234242 阅读:131 留言:0更新日期:2015-04-01 08:11
本申请公开了一种模数转换器输出信号处理系统及方法,中级处理模块将模数转换器输出的N-1个待处理有效位信号分别与参照有效位信号进行了异或运算处理,从而对N个有效位信号中可能携带的干扰信号进行了随机化处理,由于对干扰信号进行了随机化处理,使得从模数转换器输出的N个有效位信号中的干扰信号的功率大大减少,从而得到了信噪比较高的N-1个中级处理信号,再通过后级处理模块,将N-1个中级处理信号分别与参照有效位信号进行异或运算处理,得到N-1个后级处理信号,与上述N-1个待处理有效位信号相比,上述N-1个后级处理信号中所携带的干扰信号的功率较小,从而提高了模数转换器输出信号的信噪比。

【技术实现步骤摘要】
一种模数转换器输出信号处理系统及方法
本专利技术涉及信号处理
,特别涉及一种模数转换器输出信号处理系统及方法。
技术介绍
模数转换器作为一种将模拟信号转换成数字信号的电子元器件,被广泛应用于集成电路中。然而,由于受到地耦合干扰信号等外部因素的影响,模数转换器输出的数字信号的频谱中常常夹杂着干扰信号的频点,从而降低了模数转换器输出信号的信噪比。综上所述可以看出,如何提高模数转换器输出信号的信噪比是目前亟待解决的问题。
技术实现思路
有鉴于此,本专利技术的目的是提供一种模数转换器输出信号处理系统及方法,提高了模数转换器输出信号的信噪比。一种模数转换器输出信号处理系统,包括中级处理模块和后级处理模块,所述中级处理模块包括N个中级输入管脚,N-1个异或门电路单元和N个中级输出管脚,所述N为不小于2的正整数,所述后级处理模块包括N个后级输入管脚,所述N个中级输入管脚通过N条中级信号输入线,分别与模数转换器的N个转换器输出管脚一一对应相连,所述N个中级输出管脚通过N条中级信号输出线,分别与所述N个后级输入管脚一一对应相连;所述中级处理模块,用于通过所述N个中级输入管脚,接收从所述N条中级信号输入线中传输过来的N个有效位信号,所述N个有效位信号为,所述模数转换器通过所述N个转换器输出管脚,传输到所述N条中级信号输入线的信号,所述N个有效位信号包括一个参照有效位信号和N-1个待处理有效位信号,通过所述N-1个异或门电路单元,将所述N-1个待处理有效位信号分别与所述参照有效位信号进行异或运算处理,得到N-1个中级处理信号,通过所述N条中级信号输出线,向所述后级处理模块传输所述N-1个中级处理信号和所述参照有效位信号;所述后级处理模块,用于通过所述N个后级输入管脚,接收所述N-1个中级处理信号和所述参照有效位信号,利用硬件描述语言,将所述N-1个中级处理信号分别与所述参照有效位信号进行异或运算处理,得到N-1个后级处理信号。优选的,所述参照有效位信号为所述模数转换器输出的最低有效位信号。优选的,所述后级处理模块为位于现场可编程门阵列中的时序逻辑电路模块,所述时序逻辑电路模块包括组合逻辑电路模块和存储电路模块,所述组合逻辑电路模块包括N-1个异或门电路单元,所述现场可编程门阵列包括输入输出块,所述输入输出块包括M个输入输出单元组,所述M为正整数。优选的,所述存储电路模块为基于D型触发器构建的寄存器。优选的,所述后级处理模块为位于复杂可编程逻辑器件中的组合逻辑电路模块,所述组合逻辑电路模块包括N-1个异或门电路单元。优选的,所述时序逻辑电路模块将所述N-1个中级处理信号和所述参照有效位信号引入所述现场可编程门阵列中的同一个输入输出单元组。优选的,所述硬件描述语言为超高速集成电路硬件描述语言或Verilog硬件描述语言。优选的,所述N条中级信号输入线中的每一条中级信号输入线之间的长度相同。优选的,所述N条中级信号输出线中的每一条中级信号输出线之间的长度相同。一种模数转换器输出信号处理方法,其特征在于,应用于模数转换器,所述模数转换器包括N个转换器输出管脚,所述N为不小于2的正整数,所述N个转换器输出管脚通过N个中级信号输入线,分别与中级处理模块的N个中级输入管脚一一对应相连,所述中级处理模块的N个中级输出管脚通过N个中级信号输出线,分别与后级处理模块的N个后级输入管脚一一对应相连,所述方法包括:所述中级处理模块通过所述N个中级输入管脚,接收从所述N条中级信号输入线中传输过来的N个有效位信号,所述N个有效位信号为,所述模数转换器通过所述N个转换器输出管脚,传输到所述N条中级信号输入线的信号,所述N个有效位信号包括一个参照有效位信号和N-1个待处理有效位信号,通过所述中级处理模块的N-1个异或门电路单元,将所述N-1个待处理有效位信号分别与所述参照有效位信号进行异或运算处理,得到N-1个中级处理信号,通过所述N条中级信号输出线,向所述后级处理模块传输所述N-1个中级处理信号和所述参照有效位信号;所述后级处理模块通过所述N个后级输入管脚,接收所述N-1个中级处理信号和所述参照有效位信号,利用硬件描述语言,将所述N-1个中级处理信号分别与所述参照有效位信号进行异或运算处理,得到N-1个后级处理信号。本专利技术的有益效果如下:本专利技术中,中级处理模块将模数转换器输出的N-1个待处理有效位信号分别与参照有效位信号进行了异或运算处理,从而对N个有效位信号中可能携带的干扰信号进行了随机化处理,由于对干扰信号进行了随机化处理,使得从模数转换器输出的N个有效位信号中的干扰信号的功率大大减少,从而得到了信噪比较高的N-1个中级处理信号,再通过后级处理模块,将N-1个中级处理信号分别与参照有效位信号进行异或运算处理,得到N-1个后级处理信号,与上述N-1个待处理有效位信号相比,上述N-1个后级处理信号中所携带的干扰信号的功率较小,从而提高了模数转换器输出信号的信噪比。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为本专利技术公开的模数转换器输出信号处理系统应用示意图;图2为本专利技术实施例一公开的模数转换器输出信号处理系统应用示意图;图3为本专利技术实施例二公开的模数转换器输出信号处理系统应用示意图;图4为本专利技术公开的模数转换器输出信号处理方法流程图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术公开了一种模数转换器输出信号处理系统,图1为该系统的应用示意图,该系统包括中级处理模块11和后级处理模块12,中级处理模块11包括N个中级输入管脚,N-1个异或门电路单元和N个中级输出管脚,N为不小于2的正整数,后级处理模块12包括N个后级输入管脚,N个中级输入管脚通过N条中级信号输入线,分别与模数转换器的N个转换器输出管脚一一对应相连,N个中级输出管脚通过N条中级信号输出线,分别与N个后级输入管脚一一对应相连。中级处理模块11,用于通过N个中级输入管脚,接收从N条中级信号输入线中传输过来的N个有效位信号,N个有效位信号为,模数转换器通过N个转换器输出管脚,传输到N条中级信号输入线的信号,N个有效位信号包括一个参照有效位信号和N-1个待处理有效位信号,通过N-1个异或门电路单元,将N-1个待处理有效位信号分别与参照有效位信号进行异或运算处理,得到N-1个中级处理信号,通过N条中级信号输出线,向后级处理模块12传输N-1个中级处理信号和参照有效位信号。后级处理模块12,用于通过N个后级输入管脚,接收N-1个中级处理信号和参照有效位信号,利用硬件描述语言,将N-1个中级处理信号分别与参照有效位信号进行异或运算处理,得到N-1个后级处理信号。上述公开的模数转换器输出信号处理系统中,中级处理模块11将模数转换器输出的N-1个待处理有本文档来自技高网...
一种模数转换器输出信号处理系统及方法

【技术保护点】
一种模数转换器输出信号处理系统,其特征在于,包括中级处理模块和后级处理模块,所述中级处理模块包括N个中级输入管脚,N‑1个异或门电路单元和N个中级输出管脚,所述N为不小于2的正整数,所述后级处理模块包括N个后级输入管脚,所述N个中级输入管脚通过N条中级信号输入线,分别与模数转换器的N个转换器输出管脚一一对应相连,所述N个中级输出管脚通过N条中级信号输出线,分别与所述N个后级输入管脚一一对应相连;所述中级处理模块,用于通过所述N个中级输入管脚,接收从所述N条中级信号输入线中传输过来的N个有效位信号,所述N个有效位信号为,所述模数转换器通过所述N个转换器输出管脚,传输到所述N条中级信号输入线的信号,所述N个有效位信号包括一个参照有效位信号和N‑1个待处理有效位信号,通过所述N‑1个异或门电路单元,将所述N‑1个待处理有效位信号分别与所述参照有效位信号进行异或运算处理,得到N‑1个中级处理信号,通过所述N条中级信号输出线,向所述后级处理模块传输所述N‑1个中级处理信号和所述参照有效位信号;所述后级处理模块,用于通过所述N个后级输入管脚,接收所述N‑1个中级处理信号和所述参照有效位信号,利用硬件描述语言,将所述N‑1个中级处理信号分别与所述参照有效位信号进行异或运算处理,得到N‑1个后级处理信号。...

【技术特征摘要】
1.一种模数转换器输出信号处理系统,其特征在于,包括中级处理模块和后级处理模块,所述中级处理模块包括N个中级输入管脚,N-1个异或门电路单元和N个中级输出管脚,所述N为不小于2的正整数,所述后级处理模块包括N个后级输入管脚,所述N个中级输入管脚通过N条中级信号输入线,分别与模数转换器的N个转换器输出管脚一一对应相连,所述N个中级输出管脚通过N条中级信号输出线,分别与所述N个后级输入管脚一一对应相连;所述中级处理模块,用于通过所述N个中级输入管脚,接收从所述N条中级信号输入线中传输过来的N个有效位信号,所述N个有效位信号为,所述模数转换器通过所述N个转换器输出管脚,传输到所述N条中级信号输入线的信号,所述N个有效位信号包括一个参照有效位信号和N-1个待处理有效位信号,通过所述N-1个异或门电路单元,将所述N-1个待处理有效位信号分别与所述参照有效位信号进行异或运算处理,得到N-1个中级处理信号,通过所述N条中级信号输出线,向所述后级处理模块传输所述N-1个中级处理信号和所述参照有效位信号;所述后级处理模块,用于通过所述N个后级输入管脚,接收所述N-1个中级处理信号和所述参照有效位信号,利用硬件描述语言,将所述N-1个中级处理信号分别与所述参照有效位信号进行异或运算处理,得到N-1个后级处理信号。2.根据权利要求1所述的模数转换器输出信号处理系统,其特征在于,所述参照有效位信号为所述模数转换器输出的最低有效位信号。3.根据权利要求1所述的模数转换器输出信号处理系统,其特征在于,所述后级处理模块为位于现场可编程门阵列中的时序逻辑电路模块,所述时序逻辑电路模块包括组合逻辑电路模块和存储电路模块,所述组合逻辑电路模块包括N-1个异或门电路单元,所述现场可编程门阵列包括输入输出块,所述输入输出块包括M个输入输出单元组,所述M为正整数。4.根据权利要求3所述的模数转换器输出信号处理系统,其特征在于,所述存储电路模块为基于D型触发器构建的寄存器。5.根据权利要求1所述的模数转换器输出信号处理系统,其特征在于,所述后级处理模块为位于复杂...

【专利技术属性】
技术研发人员:陈刚李坤贺宋方伟
申请(专利权)人:绵阳市维博电子有限责任公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1