存储器访问控制系统、图像形成装置、存储器访问控制方法制造方法及图纸

技术编号:10579303 阅读:93 留言:0更新日期:2014-10-29 11:56
本发明专利技术提供一种存储器访问控制系统、图像形成装置、存储器访问控制方法。存储器访问控制系统包括:多个运算部、第一存储器和第二存储器。多个运算部能够进行不同的运算处理。第一存储器具有能够从多个运算部进行访问的共享区域。多个运算部中的任一个能够访问第二存储器。一个运算部通过访问所述第二存储器来读入需要的数据并执行处理,并且读入与该处理分离的其它处理所需要的数据并保存到第一存储器中。由此,具有本发明专利技术的存储器访问控制系统的图像形成装置能够缩短其启动时间。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种。存储器访问控制系统包括:多个运算部、第一存储器和第二存储器。多个运算部能够进行不同的运算处理。第一存储器具有能够从多个运算部进行访问的共享区域。多个运算部中的任一个能够访问第二存储器。一个运算部通过访问所述第二存储器来读入需要的数据并执行处理,并且读入与该处理分离的其它处理所需要的数据并保存到第一存储器中。由此,具有本专利技术的存储器访问控制系统的图像形成装置能够缩短其启动时间。【专利说明】
本专利技术涉及一种有效地进行访问的存储器访问控制系统、具有该存储器访问控制 系统的图像形成装置以及存储器访问控制方法。
技术介绍
在最近的电子设备中,包括多核处理器,所述多核处理器包括能够进行并行处理 的多个核(运算部)。多核处理器不只适用于个人计算机等信息处理装置,也广泛地适用于 复印机、打印机、它们的复合机等图像形成装置中。 在图像形成装置中,通常包括进行操作状态的显示等的面板显示部。将用于控制 该面板显示部的面板控制器系统和用于控制图像形成的主控制器系统分配到多核处理器 中的不同的核。 在这样的图像形成装置中,对存储器的访问有时成为与单核处理器相同的构成。 例如,在一个闪速存储器中保存面板控制器系统和主控制器系统所使用的数据。 对于该闪速存储器,多个核经由一个存储器控制器进行访问。 在这种情况下,从处理的高效化的观点来看,需要对由多个核的向闪速存储器的 访问进行排他控制。 然而,在经由一个存储器控制器访问一个闪速存储器的情况下,多个核不能同时 访问闪速存储器。因此,无法简单地适用通常的排他控制。 对此,存在如下技术:不需要考虑多个CPU间的排他控制,而以简单的控制来实施 非易失性存储器的擦除动作。 然而,该技术需要多个闪速存储器和多个存储器控制器,存在成本高或构造复杂 的问题。
技术实现思路
本专利技术的存储器访问控制系统包括:多个运算部、第一存储器和第二存储器。所述 多个运算部能够进行不同的运算处理。所述第一存储器具有能够从所述多个运算部访问的 共享区域。所述多个运算部中的任一个能够访问所述第二存储器。一个运算部通过访问所 述第二存储器来读入需要的数据并执行处理,并且读入与所述处理分离的其它处理所需要 的数据并保存到所述第一存储器中。 本专利技术的图像形成装置具有上述的存储器访问控制系统。 本专利技术的存储器访问控制方法准备能够进行不同的运算处理的多个运算部、具有 共享区域的第一存储器、以及所述多个运算部中的任一个能够访问的第二存储器,所述共 享区域能够从所述多个运算部访问,并使一个运算部通过访问所述第二存储器来读入需要 的数据并执行处理,并且读入与所述处理的分离的其它处理所需要的数据并保存到所述第 一存储器中。 【专利附图】【附图说明】 图1是示出本专利技术的第一实施方式涉及的图像形成装置的简要构成的框图; 图2是示出适用于第一实施方式涉及的图像形成装置中的存储器访问控制系统 的框图; 图3是示出由第一实施方式涉及的存储器访问控制系统进行的面板应用程序的 读入的示意图; 图4是示出由第一实施方式涉及的存储器访问控制系统进行的数据的读入的示 意图; 图5是示出由第一实施方式涉及的存储器访问控制系统进行的引导处理的顺序 图; 图6是示出由本专利技术的第一实施方式的变形例涉及的存储器访问控制系统进行 的引导处理的顺序图; 图7是示出适用于第二实施方式涉及的图像形成装置中的存储器访问控制系统 的框图; 图8是示出第二实施方式涉及的存储器访问控制系统的第一核及第二核与RAM的 关系的不意图; 图9是由第二实施方式涉及的存储器访问控制系统进行的存储器排他控制时的 示意图; 图10是示出由第二实施方式涉及的存储器访问控制系统进行的存储器排他控制 的流程图。 【具体实施方式】 即使在不考虑排他控制的情况下,也通过以下方法达到了在抑制存储器数的增加 的同时谋求处理的高效化的目的。对于能够由多个运算部中的一个访问的第二存储器,当 一个运算部访问时,读入需要的数据并执行处理,并且读入与该处理分离的其它处理所需 要的数据并保存到第一存储器中,由此实现。 图1是示出图像形成装置的简要构成的框图。图1的图像形成装置1例如为复印 机、打印机、它们的复合机。图像形成装置1包括图像形成部3和面板显示部5。图像形成 部3基于所输入的数据在纸张上进行图像形成。面板显示部5由触控面板式的液晶屏幕等 构成。面板显示部5进行针对图像形成装置1的操作输入或操作状态的显示。 在该图像形成装置1中,包括主控制部7、主存储部9、设备控制部11等。成为图 像形成部3和面板显示部5被并行控制的构成。 主控制部7例如被构成为SoC(System-〇n-a_chip,系统单芯片)。主控制部7在 同一个半导体芯片上搭载处理器13、扩展总线控制器15、局部总线控制器17和RAM控制器 19。通过系统总线21来连接各部分。 处理器13由多核处理器构成。处理器13包括作为多个运算部的第一核23及第 二核25。第一核23构成"通过执行程序来控制面板显示部5的面板控制器系统"。第二核 25构成"通过执行程序来主要控制图像形成部3的主控制器系统"。 扩展总线控制器 15 是 PCIe (Peripheral Component Interconnect Express,快捷 外设互联标准)控制器。扩展总线控制器15构成针对设备控制部11的根联合体(Root complex)并进行数据的输入输出。 局部总线控制器17是控制局部总线的控制器,具有NAND (与非)控制器27。NAND 控制器27是进行针对NAND闪存29的数据的读写的NAND型用的存储器控制器。 RAM 控制器 19 由 DDR-SDRAM(Double_Data-Rate Synchronous Dynamic Random Access Memory,双数据速率同步动态随机存取存储器)控制器构成。RAM控制器19是进行 针对RAM (Read only Memory,只读存储器)31的数据的输入输出的DDR-SDRAM用的存储器 控制器。 主存储部9包括作为第一存储器的NAND闪存29、作为第二存储器的RAM31。 NAND闪存29是NAND型闪速存储器。NAND闪存29保存有图像形成装置1的各种 控制用程序等。只有单个核能够经由NAND控制器27访问该NAND闪存29。也就是说,多个 核不能同时访问NAND闪存29。 在NAND闪存29中,作为面板控制器系统和主控制器系统的程序而保存有启动用 的引导加载器(Bootloader)、面板控制器操作系统(以下称作"面板控制器0S")、面板应 用程序(以下称作"面板应用")、主控制器操作系统(以下称作"主控制器0S")、主应用程 序(以下称作"主应用")等。 RAM31由DDR-SDRAM构成。RAM31临时存储程序或各种数据以用作工作区域等。 设备控制部 11 被构成为ASIC(Application Specific Integrated Circuit,专用集 成电路)。设备控本文档来自技高网
...

【技术保护点】
一种存储器访问控制系统,其特征在于,包括:多个运算部,所述多个运算部能够进行不同的运算处理;第一存储器,所述第一存储器具有能够从所述多个运算部进行访问的共享区域;以及第二存储器,所述多个运算部中的任一个能够访问所述第二存储器,一个运算部通过访问所述第二存储器来读入需要的数据并执行处理,并且读入与所述处理分离的其它处理所需要的数据并保存到所述第一存储器中。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:新田健一朗
申请(专利权)人:京瓷办公信息系统株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1