一种K波段车载接收机的通信装置及通信方法制造方法及图纸

技术编号:10486592 阅读:144 留言:0更新日期:2014-10-03 15:49
一种K波段车载接收机的通信装置及通信方法,包括采用CPLD作为从设备实现与主机的SPI通信,以及CPLD作为主设备同K波段接收机进行的SPI通信。所述主机SPI端口包括时钟信号、数据输入、片选、移位寄存器、数据锁存。片选信号作为数据发送状态,时钟信号作为数据发送脉冲,数据锁存信号作为发送结束状态。当CPLD作为主机时,将接收的数据根据通信协议,拆分、解析、重新组合后,发送给K波段接收机从而实现数据传输。这样的结构结合其通信方法避免了现有技术中现在还没有一种系统化并且可靠性好的K波段车载接收机的通信装置的缺陷。

【技术实现步骤摘要】
一种K波段车载接收机的通信装置及通信方法
本专利技术属于车载微波有源产品的通信
,具体涉及一种K波段车载接收机的通信装置及通信方法,主要涉及多数据脉冲传输系统及其方法。
技术介绍
目前在接收机中,采用各种通信方式以完成上层与底层控制器以及控制芯片之间的数据传输,并实现相应的控制功能;各种通信功能的设计与实现已成为接收机设计的重要组成部分,但是现在还没有一种系统化并且可靠性好的K波段车载接收机的通信装置。
技术实现思路
本专利技术的目的提供一种K波段车载接收机的通信装置及通信方法,包括采用CPLD作为从设备实现与主机的SPI通信,以及CPLD作为主设备同K波段接收机进行的SPI通信。所述主机SPI端口包括时钟信号、数据输入、片选、移位寄存器、数据锁存。片选信号作为数据发送状态,时钟信号作为数据发送脉冲,数据锁存信号作为发送结束状态。当CPLD作为主机时,将接收的数据根据通信协议,拆分、解析、重新组合后,发送给K波段接收机从而实现数据传输。这样的结构结合其通信方法避免了现有技术中现在还没有一种系统化并且可靠性好的K波段车载接收机的通信装置的缺陷。本文档来自技高网...

【技术保护点】
一种K波段车载接收机的通信装置,其特征在于包括带有SPI通信端口的主机,所述的主机能够作为主设备同作为从设备的CPLD进行SPI通信,所述的SPI通信端口包括SPI串行移位寄存器、锁存器、串行时钟信号端SCLK、主机输出/从机输入端MOSI、主机输入/从机输出端MISO、芯片选通信号端CS和用于SPI通信端口的使能端EN,所述的串行时钟信号端SCLK、主机输出/从机输入端MOSI、主机输入/从机输出端MISO、芯片选通信号端CS和用于SPI通信端口的使能端EN分别同CPLD的用于CPLD的时钟信号端CCLK、数据输入端DATAIN、数据输出端DATAOUT、芯片选择信号端SEL和用于CPLD的...

【技术特征摘要】
1.一种K波段车载接收机的通信装置,其特征在于包括带有SPI通信端口的主机,所述的主机能够作为主设备同作为从设备的CPLD进行SPI通信,所述的SPI通信端口包括SPI串行移位寄存器、锁存器、串行时钟信号端SCLK、主机输出/从机输入端MOS1、主机输入/从机输出端MIS0、芯片选通信号端CS和用于SPI通信端口的使能端EN,所述的串行时钟信号端SCLK、主机输出/从机输入端MOS1、主机输入/从机输出端MIS0、芯片选通信号端CS和用于SPI通信端口的使能端EN分别同CPLD的用于CPLD的时钟信号端CCLK、数据输入端DATAIN、数据输出端DATA0UT、芯片选择信号端SEL和用于CPLD的锁存端LOAD通过第一电平转化装置相连接,所述的CPLD内设置有用于CPLD的串行移位寄存器,所述的CPLD还包括有8路SPI串行接口,所述的8路SPI串行接口分别为第一 SPI串行接口 CPLD_A1、第二SPI串行接口 CPLD_A2、第三SPI串行接口 CPLD_A3、第四SPI串行接口 CPLD_A4、第五SPI串行接口 CPLD_A5、第六SPI串行接口 CPLD_A6、第七SPI串行接口 CPLD_A7以及第八SPI串行接口 CPLD_A8,所述的第一 SPI串行接口 CPLD_A1、第二 SPI串行接口 CPLD_A2、第三SPI串行接口 CPLD_A3、第四SPI串行接口 CPLD_A4、第五SPI串行接口 CPLD_A5、第六SPI串行接口 CPLD_A6、第七SPI串行接口 CPLD_A7以及第八SPI串行接口 CPLD_A8通过第二电平转换装置分别同接收机的第一移相器、接收机的第二移相器、接收机的第三移相器、接收机的第四移相器、接收机的第五移相器、接收机的第六移相器、接收机的第七移相器和接收机的第八移相器相连接。2.根据权利要求1所述的K波段车载接收机的通信装置,其特征在于所述的串行时钟信号端SCLK、主机输出/从机输入端MOS1、芯片选通信号端CS和用于SPI通信端口的使能端EN的管脚电平均为5V,所述的用于CPLD的时钟信号端CCLK、数据输入端DATAIN、芯片选择信号端SEL和用于CPLD的锁存端LOAD的管脚电平均为3.3V,这样所述的第一电平转化装置采用第一 74LVC8T245RHLR芯片VI,所述的主机输出/从机输入端MOS1、芯片选通信号端CS、行时钟信号端SCLK和用于SPI通信端口的使能端EN各自通过一个33欧姆电阻进行隔离后再分别同第一 74LVC8T245RHLR芯片Vl的标示为BI的引脚、第一74LVC8T245RHLR芯片Vl的标示为B2的引脚、第一 74LVC8T245RHLR芯片Vl的标示为B3的引脚和第一 74LVC8T245RHLR芯片Vl的标示为B4的引脚相连接,而所述的数据输入端DATAIN、芯片选择信号端SEL、用于CPLD的时钟信号端CCLK和用于CPLD的锁存端LOAD分别同第一 74LVC8T245RHLR芯片Vl的标示为Al的引脚、第一 74LVC8T245RHLR芯片Vl的标示为A2的引脚、第一 74LVC8T245RHLR芯片Vl的标示为A3的引脚和第一 74LVC8T245RHLR芯片Vl的标示为A4的引脚相连接,所述的第一 74LVC8T245RHLR芯片Vl的标示为G的引脚、第一 74LVC8T245RHLR芯片Vl的标示为GND的引脚、第一 74LVC8T245RHLR芯片Vl的标示为GNDl的引脚、第一 74LVC8T245RHLR芯片Vl的标示为GND2的引脚、第一 74LVC8T245RHLR芯片Vl的标示为B5的引脚、第一 74LVC8T245RHLR芯片Vl的标示为B6的引脚、第一74LVC8T245RHLR芯片Vl的标示为B7的引脚、第一 74LVC8T245RHLR芯片Vl的标示为OE的引脚和第一 74LVC8T245RHLR芯片Vl的标示为B8的引脚接地,第一电容Cl的一极同TTL电平为5V的信号VCC5、第一 74LVC8T245RHLR芯片Vl的标示为VBl的引脚以及第一74LVC8T245RHLR芯片Vl的标示为VCCB的引脚相连接,第一电容Cl的另一极接地,第二电容C2的一极同TTL电平为3.3V的信号VCC3.3、第一 74LVC8T245RHLR芯片Vl的标示为VCCA的 引脚以及第一 74LVC8T245RHLR芯片Vl的标示为DIR的引脚相连接,第二电容C2的另一极接地。3.根据权利要求2所述的K波段车载接收机的通信装置,其特征在于所述的CPLD的第一 SPI串行接口 CPLD_A1的输出信号引脚电平、第二 SPI串行接口 CPLD_A2的输出信号引脚电平、第三SPI串行接口 CPLD_A3的输出信号引脚电平、第四SPI串行接口 CPLD_A4的输出信号引脚电平、第五SPI串行接口 CPLD_A5的输出信号引脚电平、第六SPI串行接口 CPLD_A6的输出信号引脚电平、第七SPI串行接口 CPLD_A7的输出信号引脚电平以及第八SPI串行接口 CPLD_A8的输出信号引脚电平均为+3.3V,接收机的第一移相器的引脚电平、接收机的第二移相器的引脚电平、接收机的第三移相器的引脚电平、接收机的第四移相器的引脚电平、接收机的第五移相器的引脚电平、接收机的第六移相器的引脚电平、接收机的第七移相器的引脚电平和接收机的第八移相器的引脚电平均为+5V,所述的第二电平转换装置采用第二 74LVC8T245RHLR芯片V2,所述的第一 SPI串行接口 CPLD_A1、第二 SPI串行接口 CPLD_A2、第三SPI串行接口 CPLD_A3、第四SPI串行接口 CPLD_A4、第五SPI串行接口 CPLD_A5、第六SPI串行接口 CPLD_A6、第七SPI串行接口 CPLD_A7以及第八SPI串行接口 CPLD_A8 分别同第二 74LVC8T245RHLR 芯片 V2 的标示为 BI 的引脚、第二 74LVC8T245RHLR芯片V2的标示为B2的引脚、第二 74LVC8T245RHLR芯片V2的标示为B3的引脚、第二74LVC8T245RHLR芯片V2的标示为B4的引脚、第二 74LVC8T245RHLR芯片V2的标示为B5的引脚、第二 ...

【专利技术属性】
技术研发人员:王昀
申请(专利权)人:南京第五十五所技术开发有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1