本发明专利技术公开了一种VPR高清录播一体机,包括视频合路模块和核心处理器,所述视频合路模块包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解码芯片、第一SDI解码芯片、第二SDI解码芯片、第三SDI解码芯片、FPGA芯片、FLASH芯片及FPGA外围电路;所述核心处理器包括SOC芯片、NANDFLASH芯片、音频编解码芯片、以太网芯片、RS232芯片和输出接口。本发明专利技术在传统HDMI接口的基础上增设了SDI接口,可通过SDI接口与FPGA芯片、SOC芯片的配合直接接收SDI标准的信号,省去了3个SDI转HDMI的转换器,方便了工程安装和降低了总成本,而且延长了视频信号的传输距离。本发明专利技术可广泛应用于视频处理领域。
【技术实现步骤摘要】
一种VPR高清录播一体机
本专利技术涉及视频处理
,尤其是一种VPR高清录播一体机。
技术介绍
名词解释:VPR:视频播放与录制;HDMI接口:高清晰度多媒体接口。SDI接口:数字分量串行接口。SoC:SystemonChip的缩写,称为芯片级系统。SATA接口:SerialAdvancedTechnologyAttachment,串行ATA接口的缩写。SD-CARD接口:安全数码卡接口。BNC接口:刺刀螺母连接器,同轴细缆接头的一种。LINEIN接口:音频输入接口。LINEOUT接口:音频输出接口。DDR2:第二代双倍数据率同步动态随机存取存储器。DDR3:第三代双倍数据率同步动态随机存取存储器。目前,大部分的高清录播设备采用HDMI标准接口来接收信号,而高清摄像头过来的信号一般是SDI接口标准的。因此录播设备采用HDMI接口采集视频信号时,需要接一个SDI转HDMI的转换器,不便于工程安装,且视频信号的传输距离较短。
技术实现思路
为了解决上述技术问题,本专利技术的目的是:提供一种工程安装方便和视频信号传输距离较长的VPR高清录播一体机。本专利技术解决其技术问题所采用的技术方案是:一种VPR高清录播一体机,包括视频合路模块和核心处理器,所述视频合路模块包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解码芯片、第一SDI解码芯片、第二SDI解码芯片、第三SDI解码芯片、FPGA芯片、FLASH芯片及FPGA外围电路;所述核心处理器包括SOC芯片、NANDFLASH芯片、音频编解码芯片、以太网芯片、RS232芯片和输出接口;所述第一SDI接口通过第一SDI解码芯片进而与FPGA芯片的输入端连接,所述第二SDI接口通过第二SDI解码芯片进而与FPGA芯片的输入端连接;第三SDI接口通过第三SDI解码芯片进而与FPGA芯片的输入端连接;所述第一HDMI接口通过HDMI解码芯片进而与FPGA芯片的输入端连接,所述FLASH芯片及FPGA外围电路均与FPGA芯片连接;所述SOC芯片通过并行数据总线与FPGA芯片连接,所述NANDFLASH芯片与SOC芯片连接,所述音频编解码芯片、RS232芯片和以太网芯片均连接在SOC芯片和输出接口之间。进一步,还包括ARM芯片,所述ARM芯片分别与FPGA芯片和SOC芯片连接。进一步,所述输出接口包括第二HDMI接口、SATA接口、SD-CARD接口、麦克风接口、以太网接口、RS232接口、RS485接口、BNC接口、LINEIN接口、LINEOUT接口、USB接口和复位按键,所述复位按键与ARM芯片连接,所述第二HDMI接口、SATA接口、SD-CARD接口、RS485接口、BNC接口和USB接口均与SOC芯片连接,所述麦克风接口、LINEIN接口和LINEOUT接口均通过音频编解码芯片进而与SOC芯片连接。进一步,所述FPGA芯片还分别连接有第一DDR2芯片、第二DDR2芯片、第三DDR2芯片和第四DDR2芯片。进一步,所述SOC芯片还分别连接有第一DDR3芯片、第二DDR3芯片、第三DDR3芯片和第四DDR3芯片。进一步,所述FPGA芯片为EP4CE40F23C8N芯片,所述第一SDI解码芯片、第二SDI解码芯片和第三SDI解码芯片均为GV7601-IBE3芯片,所述HDMI解码芯片为ADV7441ABSTZ-170芯片,所述第一DDR2芯片、第二DDR2芯片、第三DDR2芯片和第四DDR2芯片均为MT47H32M16HR-25EL:G芯片。进一步,所述SOC芯片为TMS320DM8148BCYE1芯片,所述音频编解码芯片为TLV320AIC3106IRGZT芯片,所述以太网芯片为AR8031-AL1A芯片,所述第一DDR3芯片、第二DDR3芯片、第三DDR3芯片和第四DDR3芯片均为K4B1G1646E-BCH9芯片,所述NANDFLAH芯片为MT29F2G16ABAEAWP:E芯片,所述RS232芯片为MAX3232ESE芯片。进一步,所述HDMI解码芯片、第一SDI解码芯片和第二SDI解码芯片均设置在FPGA芯片的左侧,所述第三SDI解码芯片设置在FPGA芯片的右侧,所述第一DDR2芯片和第二DDR2芯片设置在FPGA芯片的底侧,所述第三DDR2芯片和第四DDR2芯片设置在FPGA芯片的顶侧。本专利技术的有益效果是:包括与第一HDMI接口并行连接的第一SDI接口、第二SDI接口和第三SDI接口,在传统HDMI接口的基础上增设了SDI接口,可通过SDI接口与FPGA芯片、SOC芯片的配合直接接收SDI标准的信号,省去了3个SDI转HDMI的转换器,方便了工程安装和降低了总成本,而且延长了视频信号的传输距离。附图说明下面结合附图和实施例对本专利技术作进一步说明。图1为本专利技术一种VPR高清录播一体机的原理框图;图2为FPGA芯片的四个方向示意图。具体实施方式参照图1,一种VPR高清录播一体机,包括视频合路模块和核心处理器,所述视频合路模块包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解码芯片、第一SDI解码芯片、第二SDI解码芯片、第三SDI解码芯片、FPGA芯片、FLASH芯片及FPGA外围电路;所述核心处理器包括SOC芯片、NANDFLASH芯片、音频编解码芯片、以太网芯片、RS232芯片和输出接口;所述第一SDI接口通过第一SDI解码芯片进而与FPGA芯片的输入端连接,所述第二SDI接口通过第二SDI解码芯片进而与FPGA芯片的输入端连接;第三SDI接口通过第三SDI解码芯片进而与FPGA芯片的输入端连接;所述第一HDMI接口通过HDMI解码芯片进而与FPGA芯片的输入端连接,所述FLASH芯片及FPGA外围电路均与FPGA芯片连接;所述SOC芯片通过并行数据总线与FPGA芯片连接,所述NANDFLASH芯片与SOC芯片连接,所述音频编解码芯片、RS232芯片和以太网芯片均连接在SOC芯片和输出接口之间。其中,视频合路模块,用于进行视频预处理和合并超帧。核心处理器,用于实现画面显示、音视频格式压缩、存储模式、WEB服务、通道参数配置、访问方式、各种网络协议以及远程升级等核心功能。参照图1,进一步作为优选的实施方式,还包括ARM芯片,所述ARM芯片分别与FPGA芯片和SOC芯片连接。ARM芯片,对FPGA芯片和SOC芯片产生复位信号以及进行参数配置。进一步作为优选的实施方式,所述输出接口包括第二HDMI接口、SATA接口、SD-CARD接口、麦克风接口、以太网接口、RS232接口、RS485接口、BNC接口、LINEIN接口、LINEOUT接口、USB接口和复位按键,所述复位按键与ARM芯片连接,所述第二HDMI接口、SATA接口、SD-CARD接口、RS485接口、BNC接口和USB接口均与SOC芯片连接,所述麦克风接口、LINEIN接口和LINEOUT接口均通过音频编解码芯片进而与SOC芯片连接。参照图1,进一步作为优选的实施方式,所述FPGA芯片还分别连接有第一DDR2芯片、第二DDR2芯片、第三DDR2芯片和第四DDR2芯片。参照图1,进一步作为优选的实施方式,所述SOC芯片还分别连接有第一DDR3本文档来自技高网...

【技术保护点】
一种VPR高清录播一体机,其特征在于:包括视频合路模块和核心处理器,所述视频合路模块包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解码芯片、第一SDI解码芯片、第二SDI解码芯片、第三SDI解码芯片、FPGA芯片、FLASH芯片及FPGA外围电路;所述核心处理器包括SOC芯片、NAND FLASH芯片、音频编解码芯片、以太网芯片、RS232芯片和输出接口;所述第一SDI接口通过第一SDI解码芯片进而与FPGA芯片的输入端连接,所述第二SDI接口通过第二SDI解码芯片进而与FPGA芯片的输入端连接;第三SDI接口通过第三SDI解码芯片进而与FPGA芯片的输入端连接;所述第一HDMI接口通过HDMI解码芯片进而与FPGA芯片的输入端连接,所述FLASH芯片及FPGA外围电路均与FPGA芯片连接;所述SOC芯片通过并行数据总线与FPGA芯片连接,所述NAND FLASH芯片与SOC芯片连接,所述音频编解码芯片、RS232芯片和以太网芯片均连接在SOC芯片和输出接口之间。
【技术特征摘要】
1.一种VPR高清录播一体机,其特征在于:包括视频合路模块和核心处理器,所述视频合路模块包括第一HDMI接口、第一SDI接口、第二SDI接口、第三SDI接口、HDMI解码芯片、第一SDI解码芯片、第二SDI解码芯片、第三SDI解码芯片、FPGA芯片、FLASH芯片及FPGA外围电路;所述核心处理器包括SOC芯片、NANDFLASH芯片、音频编解码芯片、以太网芯片、RS232芯片和输出接口;所述第一SDI接口通过第一SDI解码芯片进而与FPGA芯片的输入端连接,所述第二SDI接口通过第二SDI解码芯片进而与FPGA芯片的输入端连接;第三SDI接口通过第三SDI解码芯片进而与FPGA芯片的输入端连接;所述第一HDMI接口通过HDMI解码芯片进而与FPGA芯片的输入端连接,所述FLASH芯片及FPGA外围电路均与FPGA芯片连接;所述SOC芯片通过并行数据总线与FPGA芯片连接,所述NANDFLASH芯片与SOC芯片连接,所述音频编解码芯片、RS232芯片和以太网芯片均连接在SOC芯片和输出接口之间;还包括ARM芯片,所述ARM芯片分别与FPGA芯片和SOC芯片连接;所述输出接口包括第二HDMI接口、SATA接口、SD-CARD接口、麦克风接口、以太网接口、RS232接口、RS485接口、BNC接口、LINEIN接口、LINEOUT接口、USB接口和复位按键,所述复位按键与ARM芯片连接,所述第二HDMI接口、SATA接口、SD-CARD接口、RS485接口、BNC接口和USB接口均与SOC芯片连接,所述麦克风接口、LINEIN接口和LINEOUT接口均通过音频编解码芯片进而与SOC芯片连接。2.根据权利要求1所述的一种VPR高清...
【专利技术属性】
技术研发人员:杨琳,葛海玉,
申请(专利权)人:广州海昇计算机科技有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。