DTMB中全并行输入的循环左移准循环矩阵乘法器制造技术

技术编号:10217675 阅读:231 留言:0更新日期:2014-07-16 15:42
本发明专利技术提供了一种DTMB中全并行输入的循环左移准循环矩阵乘法器,用于实现DTMB标准多码率QC-LDPC近似下三角编码中向量m与准循环矩阵F的乘法运算,该乘法器包括3个预先存储矩阵F中所有循环矩阵生成多项式的生成多项式查找表、3个对m的向量段和生成多项式比特进行标量乘的127位二进制乘法器、127个对乘积和移位寄存器内容进行模2加的4位二进制加法器、1个存储被循环左移1位的和的127位移位寄存器。本发明专利技术提供的全并行输入乘法器兼容所有码率,具有寄存器少、功耗小、成本低、工作频率高、吞吐量大等优点。

【技术实现步骤摘要】

【技术保护点】
一种DTMB中全并行输入的循环左移准循环矩阵乘法器,当采用近似下三角编码方法对DTMB标准多码率QC‑LDPC码进行编码时涉及向量m与准循环矩阵F的乘法运算,矩阵F分为u块行和u块列,是由u×u个b×b阶循环矩阵Fi,j构成的阵列,fi,j是循环矩阵Fi,j的生成多项式,其中,b、i、j和u均为非负整数,0≤i<u,0≤j<u,DTMB标准采用了3种不同码率η的QC‑LDPC码,η分别是0.4、0.6、0.8,对于这3种不同码率QC‑LDPC码,均有b=127,3种不同码率对应的参数u分别是3、2、2,以b比特为一段,向量m被等分为u段,即m=(m0,m1,…,mu‑1),部分校验向量p被等分为u段,即p=(p0,p1,…,pu‑1),其特征在于,所述乘法器包括以下部件:生成多项式查找表L0,L1,L2,分别预存所有码率准循环矩阵F第0,1,2块行中的所有循环矩阵生成多项式;b位二进制乘法器M0,M1,M2,分别对向量段m0,m1,m2和生成多项式查找表L0,L1,L2的输出比特进行标量乘;4位二进制加法器A0,A1,…,Ab‑1,对b位二进制乘法器M0,M1,M2的乘积和移位寄存器R的内容进行模2加;移位寄存器R,存储4位二进制加法器A0,A1,…,Ab‑1的和被循环左移1位后的结果以及最终的校验段p0,p1,p2。...

【技术特征摘要】

【专利技术属性】
技术研发人员:张鹏刘志文张燕
申请(专利权)人:荣成市鼎通电子信息科技有限公司
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1