异构高速串行接口系统架构技术方案

技术编号:10106525 阅读:137 留言:0更新日期:2014-06-01 20:57
本发明专利技术的一个实施例涉及一种具有多个四通道串行接口模块的集成电路。多个四通道串行接口模块中的每个四通道串行接口模块包括:第一物理媒介附属(PMA)通道电路、与第一PMA通道电路相邻的第二PMA通道电路、与第二PMA通道电路相邻的第三PMA通道电路、与第三PMA通道电路相邻的第四PMA通道电路、以及可编程地耦合至第一PMA通道电路、第二PMA通道电路、第三PMA通道电路和第四PMA通道电路中的每个PMA通道电路的至少一个锁相环(PLL)电路。也公开了其它实施例和特征。

【技术实现步骤摘要】
【专利摘要】本专利技术的一个实施例涉及一种具有多个四通道串行接口模块的集成电路。多个四通道串行接口模块中的每个四通道串行接口模块包括:第一物理媒介附属(PMA)通道电路、与第一PMA通道电路相邻的第二PMA通道电路、与第二PMA通道电路相邻的第三PMA通道电路、与第三PMA通道电路相邻的第四PMA通道电路、以及可编程地耦合至第一PMA通道电路、第二PMA通道电路、第三PMA通道电路和第四PMA通道电路中的每个PMA通道电路的至少一个锁相环(PLL)电路。也公开了其它实施例和特征。【专利说明】异构高速串行接口系统架构
本专利技术总体涉及一种串行接口。
技术介绍
高速串行数字通信的重要性在不断提高。用于这种通信的不同工业标准的数目也在增大。可编程逻辑器件(“PLD”)技术允许对一个共用硬件设计(在集成电路中体现)编程以满足许多不同应用的需要。可以以低成本大量制造具有给定硬件设计的PLD。每个用户随后对这种PLD编程以满足用户的特定需要。用户无须进行定制集成电路设计,该定制集成电路设计具有伴随的高成本、延迟、以及如果随后需要修改时修正困难的问题。为了促进在涉及高速串行数字通信的应用本文档来自技高网...

【技术保护点】
一种集成电路,包括:多个四通道串行接口模块,其中,所述多个四通道串行接口模块中的每个四通道串行接口模块包括第一物理媒介附属(PMA)通道电路,第二PMA通道电路,与所述第一PMA通道电路相邻,第三PMA通道电路,与所述第二PMA通道电路相邻,第四PMA通道电路,与所述第三PMA通道电路相邻,以及至少一个锁相环(PLL)电路,其可编程地耦合至所述第一PMA通道电路、所述第二PMA通道电路、所述第三PMA通道电路和所述第四PMA通道电路中的每个PMA通道电路,其中,所述第一PMA通道电路、所述第二PMA通道电路、所述第三PMA通道电路和所述第四PMA通道电路中的至少一个PMA通道电路可编程为由数据...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:S·辛WB·梁H·Y·吕A·扎利兹恩雅克
申请(专利权)人:阿尔特拉公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1