当前位置: 首页 > 专利查询>滨州学院专利>正文

一种分数阶次不同的zhang混沌切换系统方法及电路技术方案

技术编号:10019644 阅读:155 留言:0更新日期:2014-05-08 18:58
本发明专利技术提供一种分数阶次不同zhang混沌切换系统方法及电路,利用运算放大器U1、运算放大器U2及电阻和电容构成反相加法器和不同阶次的分数阶反相积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,利用模拟开关U6实现模拟信号的选择输出,所述运算放大器U1和运算放大器U2采用LF347D,所述乘法器U3、乘法器U4和乘法器U5采用AD633JN,所述模拟开关U6采用ADG888,所述运算放大器U1连接乘法器U3、乘法器U4和模拟开关U6,所述运算放大器U2连接乘法器U5和模拟开关U6,所述乘法器U3和乘法器U4连接运算放大器U1,所述乘法器U5连接运算放大器U2,所述模拟开关U6连接运算放大器U1和运算放大器U2,提出了一个新型的混沌系统的新型切换方法及电路,这对增加混沌系统切换的类型及这种混沌系统应用于工程实践提供了一种新思路。

【技术实现步骤摘要】

【技术保护点】
一种分数阶次不同的zhang混沌切换系统方法,其特征是在于,包括以下步骤:(1)zhang混沌系统i的方程为:dx/dt=-ax+by-yzdy/dt=x+xzia=10,b=28,c=2dz/dt=y2-cz]]>(2)0.9阶zhang混沌系统ii的方程为:d0.9x/dt0.9=-ax+by-yzd0.9y/dt0.9=x+xziia=10,b=28,c=2d0.9z/dt0.9=y2-cz]]>(3)0.1阶zhang混沌系统iii的方程为:d0.1x/dt0.1=-ax+by-yzd0.1y/dt0.1=x+xziiia=10,b=28,c=2d0.1z/dt0.1=y2-cz]]>(4)构造切换函数q=f(x),其中f(x)的表达式iv为:q=f(x)=0.9x>0iv0.1x≤0]]>(5)由ii、iii和iv构造一种分数阶次不同的zhang混沌切换系统v为:dqx/dtq=-ax+by-yzdqy/dtq=x+xza=10,b=28,c=2,q=f(x)=0.9x>0v0.1x≤0dqz/dtq=y2-cz]]>(6)根据分数阶次不同的zhang混沌切换系统v构造模拟电路系统,利用运算放大器U1、运算放大器U2及电阻和电容构成反相加法器和不同阶次的分数阶反相积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,利用模拟开关U6实现模拟信号的选择输出,所述运算放大器U1和运算放大器U2采用LF347D,所述乘法器U3、乘法器U4和乘法器U5采用AD633JN,所述模拟开关U6采用ADG888,所述运算放大器U1连接乘法器U3、乘法器U4和模拟开关U6,所述运算放大器U2连接乘法器U5和模拟开关U6,所述乘法器U3和乘法器U4连接运算放大器U1,所述乘法器U5连接运算放大器U2,所述模拟开关U6连接运算放大器U1和运算放大器U2;所述运算放大器U1的第1引脚通过电阻R6与运算放大器U1的第2引脚相接,通过电阻R9与运算放大器U1的第6引脚相接,运算放大器U1的第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,运算放大器U1的第6引脚通过电阻Ry11与电容Cy11的并联,接电阻Ry12与电容Cy12的并联,再接电阻Ry13与电容Cy13的并联后,再接模拟开关U5的第7引脚,通过电阻Ry21与电容Cy21的并联,接电阻Ry22与电容Cy22的并联,再接电阻Ry23与电容Cy23的并联后,再接模拟开关U5的第5引脚,运算放大器U1的第7引脚通过电阻R2接运算放大器U1的第13引脚,接乘法器U3的第1引脚,接乘法器U5的第1、3引脚,运算放大器U1的第8引脚通过电阻R7接运算放大器U1的第2引脚,通过电阻R4接运算放大器U1的第9引脚,接运算放大器U2的第2引脚,接乘法器U4的第1引脚,运算放大器U1的第9引脚通过电阻Rx11与电容Cx11的并联,接电阻Rx12与电容Cx12的并联,再接电阻Rx13与电容Cx13的并联后,再接模拟开关U6的第2引脚,通过电阻Rx21与电容Cx21的并联,接电阻Rx22与电容Cx22的并联,再接电阻Rx23与电容Cx23的并联后,再接模拟开关U6的第4引脚,运算放大器U1的第14引脚通过电阻R1接运算放大器U1的第13引脚,通过电阻R5接运算放大器U1的第9引脚;所述运算放大器U2的第6、7引脚悬空,所述运算放大器U2的第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,运算放大器U2的第1引脚通过电阻R14和R15的串联接地,通过R14接模拟开关U6的第8、9引脚,运算放大器U2的第8引脚通过电阻R12接运算放大器U2的第9引脚,接乘法器U3的第3引脚,接乘法器U4的第3引脚,运算放大器U2的第9引脚通过电阻Rz11与电容Cz11的并联,接电阻Rz12与电容Cz12的并联,再接电阻Rz13与电容Cz13的并联后,再接模拟开关U6的第10引脚,通过电阻Rz21与电容Cz21的并联,接电阻Rz22与电容Cz22的并联,再接电阻Rz23与电容Cz23的并联后,再接模拟开关U6的第12引脚,运算放大器U2的第14引脚通过电阻R11接运算放大器U2的第13引脚,通过电阻R13接运算放大器U2的第9引脚;所述乘法器U3的第1引脚接运算放大器U1的第7引脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R3接运算放大器U1的第9引脚,第8引脚接VCC;所述乘法器U4的第1引脚接运算放大器U1的第8引脚,第3引脚接运算放大器U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R8接运算放大器U1的第2引脚,第8引脚接VCC;所述乘法器U5的第1、3引脚接运算放大器U1的第7引脚,第2、...

【技术特征摘要】

【专利技术属性】
技术研发人员:韩敬伟
申请(专利权)人:滨州学院王忠林
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1