英特尔公司专利技术

英特尔公司共有18493项专利

  • 一种在主控制器和代理之间进行通信的方法和装置。该方法包括在主控制器和集线器之间执行一个第一事务的步骤。集线器可以在第一事务的基础上利用一个代理执行一个独立事务。该方法还包括在主控制器和集线器之间执行第二事务的步骤。第二事务是基于独立事务的。
  • 提供一种在输入/输出(I/O)扩展桥接器中执行地址转换的方法和装置。该I/O扩展桥接器包括第一接口单元、第二接口单元和地址转换单元。第一接口单元被配置成通过一个或多个I/O端口与系统存储器和I/O控制器耦合。第一接口单元使数据能通过一个...
  • 一种调度装置储存要被调度的数据。该调度装置可以包括根据第一优先级方案(诸如按寿命)来标识队列项目中相对优先级的阵列。该调度装置还可以包括优先级寄存器阵列,该优先级寄存器阵列根据第二优先级方案(诸如按数据类型)来标识队列项目中相对优先级。...
  • 提供了一种控制定点设备光标的途径。一种方法包括检测对键盘上至少一个按键的选择。该方法还包括响应于检测到对键盘上至少一个按键的选择调整定点设备的光标。
  • 描述了诸如基于平行硬件的多线程处理器(12)之类的处理器。处理器(12)可以执行一条计算机指令,它就是转移指令,该转移指令基于指定字节等于或不等于寄存器(80,78,76b)中的字节,使处理器(12)中的指令序列确定寄存器(80,78,...
  • 描述了诸如基于平行硬件的多线程处理器(12)之类的处理器。处理器(12)可以执行一条计算机指令,它就是转移指令,该转移指令根据寄存器(80,78,76b)中的任何指定位被设置或清除而使处理器中的指令序列转移,并且还指定了使用指定寄存器的...
  • 说明一种并行、基于硬件的多线程处理器。该处理器包括一协调各系统功能的通用处理器和支持多硬件线程的多个微引擎。该处理器还包括具有第1存储控制器和第2存储控制器的存储控制系统,前者存储控制器根据存储器指针是指向偶数存储组还是指向奇数存储组对...
  • 说明一并行、基于硬件的多线程处理器。该处理器包括一协调系统功能的通用处理器和支持多硬件线程的多个微引擎。该处理器还包含一具有第1存储控制器和第2存储控制器的存储器控制系统,第1存储控制器根据存储器指针是指向偶数存储组还是指向奇数存储组对...
  • 描述一种并行的基于硬件的多线程处理器。该处理器包括协调系统功能的通用处理器和支持多个硬件线程的多个微引擎。该处理器还包括一存储控制系统,它具有根据存储器调用是针对存储器的偶数存储区还是奇数存储区而排序存储器调用的第一存储控制器和根据存储...
  • 本发明描述一个并行的基于硬件的多线程处理器。该处理器包括一个协调系统功能的通用处理器和支持多个硬件线程或内容(THREAD_3,…THREAD_0)的多个微引擎。该处理器保持执行线程(THREAD_3,…THREAD_0)。该执行线程(...
  • 使用推测、基于掩码、由打包数据选择性地写数据元素的方法和装置。在本发明的一个实施例中,对于打包数据操作数的每一个数据元素,在并行处理单元中进行以下处理:由标明该数据元素是否被选中写入到对应的存储位置的对应的打包数据掩码元素的一个或多个位...
  • 计算机系统(100)中集线器(130,160)之间进行事务类型通讯的一种设备的一个实施方案,该实施方案包括数据路径输入/输出单元(135,165),以输出一个数据包首部(500)。数据包首部包括一个请求/完成字段(31),以表明数据包首...
  • 随机存取存储器的一种控制器包括一个地址与命令队列,该地址与命令队列保存来自多个微控制功能单元的存储器引用。地址与命令队列包括存储读存储器引用的一个读队列。控制器还包括保存来自核心处理器的存储器引用的第一个读/写队列和包含一个仲裁器的控制...
  • 描述一种如基于处理器(12)的多线程硬件处理器。处理器(12)包括计算机指令(20),它是根据任何指令值是真或假引起指令流执行中的转移的转移指令。该指令还包括一标记,它规定在完成转移操作之前执行该转移指令后的指令的数目。
  • 本发明描述一个并行的基于硬件的多线程处理器(12)。处理器(12)包括一个协调系统功能的通用处理器和多个微引擎(22a-22f),后者支持多个硬件线程或环境。处理器(12)还包括一个存储控制系统(16),它具有第一存储控制器(26a),...
  • 根据发明的一个方面,提供一种方法,其中关于带声调音节语言的声调特征的知识在自底向上识别结构中被用来在多个层次上模拟话音。自底向上识别结构中的多个层次包含声学层次、语音层次、词层次和语句层次。在声学层次上音调被看作连续声学变量并且从话音信...
  • 根据一个实施例,一种计算机系统包括一个第一集线器主体和一个被连接到该第一集线器主体上的集线器接口。第一集线器主体能够对集线器接口进行采样以便检测计算机系统初始化时第二集线器主体的存在。在另一个实施例中,第一集线器主体包括一个存在检测模块...
  • 本发明揭示了一种基于硬件的并行多线程处理器。处理器包括协调系统功能的通用处理器和支持多个硬件线程或上下文(CONTEXT)的多个微引擎。处理器还包括存储控制系统,它具有根据存储器调用是否针对偶数存储区或奇数存储区排序存储器的第一存储控制...
  • 一个乘法累加器,或MAC(100),可以实现高吞吐量。MAC不需要使用冗余硬件,如多个乘Wallace树,或流水线逻辑,然而,可能同时为不同操作执行Wallace树和进位预测加法器功能。
  • 一种计算机指令包括一命令指令,该命令指令在线程的关联文本无效时对微处理器中执行的线程所共享的存储器中的一个地址发出一存储器引用。