西部数据技术公司专利技术

西部数据技术公司共有1080项专利

  • 本发明题为“动态多级解码”。本发明公开了用于解码原始数据的方法和系统,该方法和系统可以包括:基于先前的解码数据确定多个读取电平电压的序列,并且执行多级解码操作,以使用所述确定的所述多个读取电平电压的序列对从所述多个存储器单元读取的原始数...
  • 本发明提供了由主机直接访问存储装置的存储空间的装置和方法。在一个实施方案中,主机对非易失性存储器装置的非易失性存储器的免驱动访问的方法包括初始化PCIe存储空间,将非易失性存储器装置的非易失性存储器的一部分映射到主机内存空间。通过主机和...
  • 本发明题为“用于避免组合卡连接器槽中冲突的存储器卡引脚布局”。本发明公开了一种μSD卡,该μSD卡包括接口引脚的布置,使得μSD卡能够用在组合连接器中,该组合连接器具有被配置为接收μSD卡和SIM卡两者的槽。在示例中,μSD卡可以包括接...
  • 本发明描述了一种单地理系统或多地理系统,所述单地理系统包括网络配置生成器和第一计算系统机架,所述多地理系统包括网络配置生成器、第一计算系统机架和第二计算系统机架。所述系统接收用于第一多个节点和第二多个节点的网络信息,并且生成包括用于所述...
  • 本发明公开了一种装置,所述装置包括电路和电压调节器,所述电压调节器具有第一输出端子,所述第一输出端子被联接以向所述电路提供电功率。所述电压调节器被配置为在电源电压范围内提供所述电功率。所述电压调节器具有第二输出端子,所述第二输出端子被配...
  • 本文描述了时钟重定时电路和操作时钟重定时电路的方法。时钟重定时电路基于输入时钟生成重定时时钟。所述时钟重定时电路可具有当所述输入时钟可用于所述时钟重定时电路时的正常模式和响应于所述输入时钟不再存在而进入的保持模式。所述时钟重定时电路响应...
  • 本发明题为“采用多模式传感电路用于多个头部传感器元件的数据存储设备”。本发明公开了一种数据存储设备,该数据存储设备包括头部,该头部在盘上致动,其中头部包括第一传感器元件和第二传感器元件。当配置成第一单端模式时,将偏置信号施加到所述第一传...
  • 本发明题为“未对齐写入的处理”。本发明公开了一种存储系统的一个或多个控制电路,所述存储系统的所述一个或多个控制电路被配置为合并感测与传输,其中感测为针对一个未对齐写入命令的预填充和/或后填充数据,传输为针对先前感测的另一个未对齐写入命令...
  • 本发明题为“用于传感器的机械动力扫描平台”。本发明公开了用于感测设备的系统和方法。一种设备可包括印刷电路板(PCB),所述印刷电路板包括处理单元、定位传感器、环境传感器和定位在所述PCB边缘处的区域内的一个或多个感应元件。所述一个或多个...
  • 本发明题为“中间存储的适应性管理”。本发明描述了可以执行中间存储存储器的适应性管理的存储设备及其使用方法。此类存储设备包括非易失性存储器,其中其一部分被指定为中间存储(IS)存储器,而其另一部分被指定为主存储(MS)存储器。与所述MS存...
  • 本发明题为“垂直混合自旋扭矩转换(STT)和自旋轨道扭矩(SOT)磁随机存取存储器的共享源极线架构”。本公开涉及一种混合自旋转换扭矩(STT)和自旋轨道扭矩(SOT)磁随机存取存储器(MRAM)。所述混合STT‑SOT MRAM的单元具...
  • 本发明题为“用于减少振动的被包装的数据存储设备”。本发明公开了一种数据存储设备(DSD),所述DSD使用阻隔材料的柔性片材来组装,所述阻隔材料的柔性片材覆盖DSD壳体的所述顶盖和/或底基座的至少一部分,由此空气层位于所述阻隔材料的片材与...
  • 本公开提供了一种存储器系统(例如,固态驱动器),所述存储器系统包括:一个或多个非易失性存储器管芯;控制器,所述控制器与所述存储器管芯通信;本地存储器,所述本地存储器连接到所述控制器(或其部分);以及在所述存储器系统内的计算引擎,所述计算...
  • 本发明题为“回收坏块的非易失性存储系统”。本发明公开了一种非易失性存储系统,该非易失性存储系统被配置为回收坏块。一个实施方案包括确定非易失性存储器单元块为坏块,让所述块空闲某个时间段以允许所述块自动修复,验证所述自动修复是否成功,刷新所...
  • 本发明题为“基于设备的反恶意软件”。用于确定是否怀疑有勒索软件攻击的方法和装备包括数据储存设备,该数据存储设备包括控制器;非易失性存储器;控制器与非易失性存储器之间的数据路径;以及反勒索软件模块,该反勒索软件模块配置为监视数据路径。方法...
  • 本发明公开了一种磁传感器,所述磁传感器基于逆自旋霍尔效应产生信号。所述传感器包括磁性自由层和定位在相邻于所述磁性自由层的非磁性导电自旋霍尔层。电路被配置成供应电流,所述电流在大体垂直于所述层的平面或垂直于由在所述磁性自由层和所述自旋霍尔...
  • 本申请公开了非易失性存储器控制器的无功功率管理,提供了可以在多种情况下响应于存储器命令积压而减少存储器控制器的功耗的系统、方法和装置。数据存储设备包括多组非易失性存储器(NVM)设备、中央控制器和多个通道控制器。每个通道控制器耦合到多组...
  • 本公开整体涉及在损耗均衡位置中缓存新固件下载,该损耗均衡位置可适于进行超过几百次的下载。
  • 本申请公开硬件辅助固件下载同步,描述了一种用于执行下载操作的方法,包括检测用于安装的更新固件,将至少一片更新固件从更新固件位置传输到第二固件位置,确定至少一片更新固件的同步是否已经完成,以及在至少一片更新固件的同步已经完成时确定是否存在...
  • 本发明公开了一种用于逻辑存储管理的多级方案。一种存储设备,其可包括控制器和包括布置到多个通道中的多个管芯的存储器阵列。在一些示例中,控制器可以构造成,从存储器阵列,基于与多个管芯相关联的相应的芯片使能线来定义多个管芯集合,其中该多个管芯...