苏州科山微电子科技有限公司专利技术

苏州科山微电子科技有限公司共有17项专利

  • 本发明公开了一种可变增益低噪声放大器,包括:放大电路和控制电路,其中:所述放大电路包括:第一输入负载、第一跨导输入子电路、第一跨导输出子电路和第一输出负载,所述控制电路包括:第二输入负载、第二跨导输入子电路、第二跨导输出子电路和第二输出...
  • 本申请公开了一种数模转换器,包括:基准电流源;基准电压源;基准晶体管,连接于基准电流源;若干电流源晶体管,与所述基准晶体管构成镜像电流源阵列;与电流源晶体管数目相同的开关装置,分别与对应的电流源晶体管连接,每个开关装置根据数字输入代码把...
  • 本申请公开了一种可变增益低噪声放大器,包括:放大电路和控制电路,其中:所述放大电路包括:第一输入负载、第一跨导输入子电路、第一跨导输出子电路和第一输出负载,所述控制电路包括:第二输入负载、第二跨导输入子电路、第二跨导输出子电路和第二输出...
  • 本实用新型涉及一种输入和参考电压幅度为轨至轨的CMOS比较器,属于模数/数模转换器应用领域。一种输入和参考电压幅度为轨至轨的CMOS比较器,由NMOS型比较器和PMOS型比较器组成,所述NMOS型比较器中的NMOS差分对:第一NMOS管...
  • 本实用新型涉及一种用于连续可变增益放大器的坡度电压生成器,设有正向输出电路、反向输出电路、CMOS跨导电路和共模电压生成电路,CMOS跨导电路将输入电压转化为电流,并通过第一NMOS管的漏极、第二NMOS管的漏极与正向输出电路内的第一P...
  • 本实用新型涉及一种基于动态阻性负载和感性并联负载的高速电平/边沿触发器。包括:由第一NMOS管,第二NMOS管组成的时钟差分对,由第三NMOS管,第四NMOS管组成的取样对,由第五NMOS管,第六NMOS管组成的保持对,所述取样对和保持...
  • 本发明涉及一种用于连续可变增益放大器的坡度电压生成器,设有正向输出电路、反向输出电路、CMOS跨导电路和共模电压生成电路,CMOS跨导电路将输入电压转化为电流,并通过第一NMOS管的漏极、第二NMOS管的漏极与正向输出电路内的第一PMO...
  • 本实用新型涉及一种基于CMOS精确电压放大器的对数放大器。一种基于CMOS精确电压放大器的对数放大器,由CMOS跨导电路和负载电路并联而成,所述CMOS跨导电路包括输入差分对M1和M2,电流源M3、M4和M7、M8,以及与M1、M2构成...
  • 本实用新型涉及一种可解决电荷分配和电流失配问题的电荷泵。设有:电荷泵核心电路,包括由第六PMOS管、第七PMOS管和第八NMOS管、第九NMOS管组成的差分电荷泵输入结构、第一PMOS管、第一NMOS管以及运算放大器;电流复制反馈电路,...
  • 本实用新型涉及一种用于锁相环的片内集成环路滤波器。一种用于锁相环的片内集成环路滤波器,设有第一电流泵和第二电流泵,所述第一电流泵和第二电流泵之间依次串联电阻、增益放大器,所述增益放大器的正输入端分别与第二电流泵和一零点电容的正极连接,所...
  • 本实用新型涉及一种可任意选择除率范围的小数除法器,用于锁相环(PLL)中。一种可任意选择除率范围的小数除法器,设有由多个单位除法器级联而成的∑Δ小数除法器环路,每个单位除法器为一级,在所述∑Δ小数除法器环路的最后一级或几级上分别设有逻辑...
  • 一种可任意选择除率范围的小数除法器
    本发明涉及一种可任意选择除率范围的小数除法器,用于锁相环(PLL)中。一种可任意选择除率范围的小数除法器,设有由多个单位除法器级联而成的∑Δ小数除法器环路,每个单位除法器为一级,在所述∑Δ小数除法器环路的最后一级或几级上分别设有逻辑控制...
  • 一种用于锁相环的片内集成环路滤波器
    本发明涉及一种用于锁相环的片内集成环路滤波器。一种用于锁相环的片内集成环路滤波器,设有第一电流泵和第二电流泵,所述第一电流泵和第二电流泵之间依次串联电阻、增益放大器,所述增益放大器的正输入端分别与第二电流泵和一零点电容的正极连接,所述第...
  • 一种输入和参考电压幅度为轨至轨的CMOS比较器
    本发明涉及一种输入和参考电压幅度为轨至轨的CMOS比较器,属于模数/数模转换器应用领域。一种输入和参考电压幅度为轨至轨的CMOS比较器,由NMOS型比较器和PMOS型比较器组成,所述NMOS型比较器中的NMOS差分对:第一NMOS管和第...
  • 一种可解决电荷分配和电流失配问题的电荷泵
    本发明涉及一种可解决电荷分配和电流失配问题的电荷泵。设有:电荷泵核心电路,包括由第六PMOS管、第七PMOS管和第八NMOS管、第九NMOS管组成的差分电荷泵输入结构、第一PMOS管、第一NMOS管以及运算放大器;电流复制反馈电路,第三...
  • 本发明涉及一种基于CMOS精确电压放大器的对数放大器。一种基于CMOS精确电压放大器的对数放大器,由CMOS跨导电路和负载电路并联而成,所述CMOS跨导电路包括输入差分对M1和M2,电流源M3、M4和M7、M8,以及与M1、M2构成负反...
  • 本发明涉及一种基于动态阻性负载和感性并联负载的高速电平/边沿触发器。它由以下部分组成:一个时钟差分对(M1,M2),一个取样对(M3,M4),一个保持对(M5,M6),一个栅极连接到时钟信号的PMOS动态负载对(M7,M8)和一对与负载...
1