辉达公司专利技术

辉达公司共有2181项专利

  • 诸如finFET器件的fin结构这样的构成半导体器件的一部分的结构形成在半导体衬底上并与其电隔离。该结构由半导体衬底材料构成,并通过绝缘阻挡层与半导体衬底的其余部分电隔离。该绝缘阻挡层通过氧化半导体衬底中未被氧化阻挡层所保护的部分的各向...
  • 本发明公开了一种用于支持耦连到图形控制器的自刷新显示设备的方法和装置。描述了用于在初始化期间从深度休眠状态设置所述图形控制器操作状态的技术。所述图形控制器可基于控制所述图形控制器是否执行热启动初始化过程或执行冷启动初始化过程的控制信号,...
  • 本发明公开了一种用于支持耦连到图形控制器的自刷新显示设备的方法和装置。自刷新显示设备具有基于从本地帧缓冲器生成的视频信号驱动显示的能力。当显示设备在面板自刷新模式下操作时,耦连到所述显示设备的所述图形控制器可以任选地置于一个或多个省电状...
  • 耗损均衡技术包括发现一个或多个存储器设备的持久状态,或者如果未发现给定存储器设备的持久状态时,对于给定存储器设备的每个逻辑单元建立并缓存持久状态参数。该技术可能还包括利用所缓存的持久状态参数处理存储器访问命令。当处理存储器访问命令时,命...
  • 虚拟芯片使能技术执行对虚拟芯片使能而非对物理芯片使能的存储器访问操作。每个虚拟芯片使能是这样的构造,其包括对应于唯一的物理或逻辑存储器设备的属性。
  • 一图形处理单元可对大量纹理请求进行排队以抵消纹理请求的可变性而无需使用一大的纹理请求缓冲器。一专用纹理请求缓冲器对相对小的纹理命令及参数进行排队。另外,对于每一排队的纹理命令而言,相关联的一组纹理自变量通常远远大于存储于一通用寄存器中的...
  • 一种用于管理处理单元中的并行高速缓存层级的方法。该方法包括从调度器单元接收指令,其中该指令包括加载指令或存储指令;确定该指令包括高速缓存操作修饰符,该修饰符识别用于在并行高速缓存层级的一个或多个级别上对与指令相关的数据进行高速缓存的策略...
  • 本发明的一个实施例提出了一种用于将对多个各异的并行存储器空间的寻址统一到用于线程的单个地址空间的技术。将统一的存储器空间地址转换到对并行存储器空间中一个用于该线程的空间进行访问的地址。可使用指定用于线程的统一的存储器空间地址的单一类型的...
  • 利用单个图形处理器的多个显示头以执行抗混叠和其它处理任务。在一个实施例中,同一图形处理器的两个显示头经由像素传送路径以主/从配置彼此耦合。除其自己的像素之外,“主”显示头还从“从”显示头接收像素,且所述主显示头中的像素选择逻辑可掺合所述...
  • 公开了一种用于控制耦连到图形控制器的自刷新显示设备的稀疏刷新的方法和系统。所述显示设备具有驱动基于从本地帧缓冲器生成的视频信号进行显示的能力。当显示设备在面板自刷新模式下操作时,所述图形控制器可以任选地置于一个或多个省电状态。当退出省电...
  • 本发明的一个实施例描述了一种用于在维持API基元排序的同时并行地渲染图形基元的技术。多个独立的几何单元对不同的图形基元并发地执行几何处理。基元分布方案在维持用于每个像素的基元排序的同时,以每时钟多个基元的速率并发地发送基元至多个光栅化器...
  • 本发明提供一种用于在多线程处理环境中提供跨命令列表的状态继承方法。所述方法包括:接收包括多个并行线程的应用程序;为多个并行线程的每个线程生成命令列表;使与多个并行线程的第一线程相关联的第一命令列表由处理单元执行;以及使与多个并行线程的第...
  • 将陷阱处理器架构结合到诸如GPU的并行处理子系统中。该陷阱处理器架构通过强制实行以下特性来为并发执行线程最小化设计复杂度和验证工作:与流多处理器相关联的所有线程组或者全部执行在它们各自的代码段内,或者全部执行在在陷阱处理器代码段内。
  • 本文提供的发明阐述了用于在执行多线程或数据通道的并行处理器中的指令的断言执行机制。执行在并行处理器中的每个线程或数据通道均与一个断言寄存器相关联,该断言寄存器存储一组1位断言。可以使用不同类型的断言设置指令来设置这些断言中的每一个,其中...
  • 本发明的一个实施例提出了一种用于管理执行多线程处理器的线程组中的线程发散的机制。当执行一致分支指令时,使线程组中所有激活线程都仅在该线程组中每个线程都同意取用分支时进行分支转移。以这种方式,可以消除线程发散。当执行分支任意指令时,使线程...
  • 本发明的一个实施例提出了一种用于提供L1高速缓存的技术,所述L1高速缓存为中央存储资源。L1高速缓存服务于具有多样化的时延和带宽要求的多个客户端。L1高速缓存可以被重新配置以创建多个存储器空间从而使L1高速缓存可代替先前的架构中的专用缓...
  • 本发明的一个实施例提出了一种用于使用错误纠正码(ECC)来保护数据的技术。该数据由处理单元访问并存储在外部存储器中,例如动态随机访问存储器(DRAM)。应用程序数据和相关的ECC数据有利的存储在共同DRAM装置内的共同页中。在处理器和外...
  • 本发明一个实施例中的存储器控制器包括命令翻译数据结构430、前端420和后端440。该命令翻译数据结构430将命令操作映射为基元,其中所述基元由为一个或多个存储器设备所确定的命令操作分解得到。前端420从处理单元接收命令操作并使用所述命...
  • 本发明的一个实施例提供一种通用存储总线适配器,其可将一主机计算机的总线连接到任何多种类型的存储装置。所述通用串行总线适配器以一方式提供传输层功能,使得不必为每种类型的存储装置提供一单独的传输层。本发明的另一实施例包括一文件管理系统(或存...
  • 本发明提供一种用于激活显示立体内容的显示设备的背光的系统、方法和计算机程序产品。使用中,识别显示设备处于显示只供用户的第一只眼睛观看的立体显示内容的图像的整体的状态。而且,作为对所述状态的检测的响应,激活所述显示设备的背光。