辉达公司专利技术

辉达公司共有2181项专利

  • 一种用于经延迟的帧缓冲区合并的方法。所述方法可包括存取与存储在存储器位置处的一群组像素相关的多边形,其中所述像素中的每一者具有现有的颜色。可确定所述多边形覆盖所述像素中的哪些像素,其中每一像素包括多个样本。可产生对应于由所述多边形覆盖的...
  • 本发明提供了一种系统,方法和计算机程序产品,用于调节可编程图像和/或音频处理器的至少一个方面。使用中,可编程图像和/或音频处理器的至少一个输入参数和至少一个输出参数被识别。其后,该可编程图像和/或音频处理器的至少一个方面可以被动态调节。...
  • 本发明提供一种显示器刷新系统、方法及计算机程序产品。在使用中,通过对命令进行监测来识别内容显示的至少一个方面。基于所述所识别的方面,可调节用于所述内容的所述显示的显示器的刷新率。
  • 本发明提供一种用于图形处理器的并行阵列结构,其包括:多线程核心阵列,其包括多个处理群集,每一处理群集包括至少一个可操作以执行像素着色器程序的处理核心,所述像素着色器程序从覆盖数据产生像素数据;光栅化器,其经配置以针对多个像素的每一者产生...
  • 本发明描述一种用于执行视频处理操作的延迟容许系统。还描述视频处理器中的一种流处理,所述视频处理器具有标量和向量组件;和在视频处理器中的多维数据路径处理。
  • 本发明提供一种用于对制品进行标记的系统、方法及计算机程序产品。在用说明制品的至少一方面的第一标识符对所述制品进行标记之后,进一步用说明所述制品的至少一方面的补充标识符对所述制品进行标记。
  • 一种智能存储引擎装置,用于降低关于连接的存储器操作的主机总线通信量,所述装置包括:    主机接口,用于从主机应用程序接收预定的指令或函数调用;    驱动器接口,将所述引擎耦合到至少一个连接的磁盘驱动器以用于数据传送;以及    所述...
  • 一系统基于在流处理程序之间交换的数据来优化两个或两个以上流处理程序。所述系统交替地处理每一流处理程序以识别并去除失效程序代码,藉此改进执行性能。通过传播作为来自其它流处理程序的输入而接收到的常数且通过分析一第一流处理程序并确定一第二流处...
  • 本发明涉及图形处理器单元管线中的条件执行位。一种在图形处理器单元中的算术逻辑级包含若干算术逻辑单元(ALU)。将指令应用于包括与不同像素相关联的像素数据的多组操作数。条件执行位的值确定所述ALU如何处理一组操作数中的所述像素数据。
  • 除了用于绘制的单精度功能单元外,还将一功能单元添加到图形处理器以提供对双精度算术的直接支持。所述双精度功能单元可使用至少为双精度宽度的数据路径和/或逻辑电路对双精度输入执行若干不同运算,包括积和熔加。所述双精度和单精度功能单元可由共享的...
  • 一种与一广播孔径关联的桥接器,其有助于在一处理器与多个图形装置之间传输渲染命令和数据。所述桥接器接收由所述处理器写入到所述广播孔径的数据并将其转递到多个图形装置,从而排除所述处理器执行双重(?)写入操作的需要。在系统初始化期间,基于一使...
  • 一图形处理单元可对大量纹理请求进行排队以抵消纹理请求的可变性而无需使用一大的纹理请求缓冲器。一专用纹理请求缓冲器对相对小的纹理命令及参数进行排队。另外,对于每一排队的纹理命令而言,相关联的一组纹理自变量通常远远大于存储于一通用寄存器中的...
  • 缩短印迹是一种用于减少经各向异性过滤的纹理样本的数目以确定关联于一图形片断的一纹理值的技术。减少经各向异性过滤的纹理样本的数目会减少读取的纹理样本的数目并简化过滤计算。可编程旋钮用于在纹理空间中缩短一像素的印迹,从而减少在各向异性过滤期...
  • 本发明揭示一种可缩放着色器结构。根据所述结构,一着色器包括多个着色器管线,其每一者可对光栅化像素数据执行处理操作。可根据需要在功能上移除着色器管线,从而防止有故障着色器管线造成芯片报废。着色器包括一着色器分配器,所述着色器分配器处理光栅...
  • 一种存储器集线器允许一图形处理器访问随机存取存储器,例如动态随机存取存储器(DRAM)。在一个实施方案中,所述存储器集线器允许通过集合两个或两个以上存储器的存储来增加有效存储器带宽。在另一实施方案中,所述存储器集线器允许一图形处理器将存...
  • 本发明提供一种用于处理视频数据的系统,其包括:一主处理器;一第一媒体处理装置,其耦合到一第一缓冲区,所述第一媒体处理装置经配置以对一视频数据帧执行一第一处理任务;和一第二媒体处理装置,其耦合到一第二缓冲区,所述第二媒体处理装置经配置以对...
  • 本发明提供一种图形处理单元,其可作为个别图形处理单元进行操作。然而,所述图形处理单元具有与第二图形处理单元形成有专用总线的操作模式。
  • 本发明提供一种母板,其包含两个总线连接器。每一连接器具有用于一组串行数据路线的接触位置。在所述母板中形成专用总线以耦合所述两个连接器的一子组所述串行数据路线。在一个实施方案中,每一连接器是外围组件接口Express(PCIe)连接器,其...
  • 一种GPU(图形处理器单元),其包括:    设置单元,其用于产生多边形描述;    光栅器单元,其耦合到所述设置单元,用于对所述多边形描述进行光栅化;    粗略光栅单元,其在所述光栅器单元内,用于通过产生包括与图形图元有关的一组像素...
  • 本发明一个实施例陈述一种用于使用早期Z模式优化可配置的图形渲染管线及通过将Z测试操作推进到着色操作之前任何可能的时间来优化图形渲染效率的结构。由设置引擎维持的当前渲染状态确定是否可能将Z测试功能推进到着色器引擎之前以便进行“早期”Z测试...