高通股份有限公司专利技术

高通股份有限公司共有36965项专利

  • 使用最大后验概率(MAP)解码技术对编码信号进行解码。多个MAP引擎(104)每个都对码元估值帧(100)的不同相应部分(102)进行解码。把每个部分的尾部(103)解码为用于毗连MAP引擎(104)的初始值(105)。输出软(或硬)判...
  • 本发明提供一种交织器中地址产生的新颖和改进的方法和装置。根据本发明的一个实施例,使用随机地址段(108)和位倒置地址段(106)来产生地址。由首先产生的两顺序的候选位交织段选择位交织器段。当第一位交织段产生大于最大地址的地址时,第二位交...
  • 一种装置,用于对根据多分量编码方案编码的信号分组的序列进行迭代解码。所述装置包括多个解码器(68、70),每个解码器在信号分组中的一个信号分组上执行相应的不同解码方法,致使多个解码器基本上同时操作。如果到达最大迭代次数预定门限值,或如果...
  • 一种利用线性同余序列的turbo码交织器(100),可以用作turbo编码器(10)中的两维交织器(16),turbo编码器包括第一和第二组成部分编码器(12,14)。交织器(16)和第一编码器(12)各被配置成接收输入位。第一编码器(...
  • 用于对在通信系统中的经交错信息位的帧进行解码的一种方法和设备,其中,可以在解码现场处接收到在帧中的所有位之前开始对经交错信息位的帧进行解码。经交错信息位的帧具有帧开始时间和帧结束时间。帧还包括第一部分分段,它具有与帧开始时间相同的开始时...
  • 本发明揭示一种在Viterbi算法实施方案中作相加-比较-选择(ACS)蝶形操作的系统,包括:存贮多个源状态量度的第一存储单元(145);根据奇偶数时钟循环可在第一与第二操作路径之间作选择的复用器(670);对每个源状态量度计算目标状态...
  • 一种改进在时隙模式通信系统中使用的卷积编码器性能的方法和设备。在传统时隙模式通信系统中,由基站发送连续卷积编码符号流。包含对符号流进行周期性译码的卷积译码器的远程单元在活动和非活动状态间转移。当在非活动状态中时远程单元遗失一部分连续符号...
  • 一种用于计算turbo解码器的软判决输入度量的方法和装置,包括与8相移键控(8PSK)调制和16正交调幅(16QAM)相关联的电路。在两个实现中,把编码符号上的对数似然比(LLR)度量估计为各种常数值与所解调的软判决的同相和正交分量的各...
  • 揭示了用于在通信系统中穿孔码元的技术。对具有N个码元容量的帧接收S个码元,S大于N。需要穿孔P个码元使得余下的码元能适合于该帧。根据S和P计算若干穿孔间距,D1至DN。对每个计算出的穿孔间距确定某一码元穿孔数。然后分别以间距D1至DN进...
  • 本发明揭示一种能够在存储器中有效读取并存储状态量度的方法和设备以提高高速ACS维特比译码器的性能。该方法包括应用定址方案在处理周期中确定源状态量度的地址位置。在处理周期中从那些地址位置读取源状态量度并把它们应用到维特比算法实现的相加-比...
  • 一种方法和设备包括提供以并行处理方式对在发射机中通过SCC或turbo码编码的数据符号进行解码的能力。知道了编码方法接收机就可从表600重新配置数据符号的选择以适应合适的解码过程。对多个数据符号Xi、Yi和Wi的若干数据符号初始确定数据...
  • 利用单环路或MASH结构的一种带通∑ΔADC,其中,将谐振器实现成延迟单元谐振器,基于延迟元件的谐振器,前向欧拉谐振器,双通路交错谐振器,或四路交错谐振器。可用模拟电路技术,例如有源RC,gm-C,MOSFET-C,开关电容器,或开关电...
  • 提供了一种用于通信系统中信号的有效处理的方法和装置。用于发送信号的处理可包括以编码速率1/R对数据块进行编码。该编码为每块数据中的每个数据比特产生R个数据码元。RAM块(299,600)被分区成多个RAM块以允许同时读取来自多个RAM...
  • 有效编码线性成块码的方法和装置使用包括一组激励响应的查找表,通过并行地编码而支持更快的性能。其优点包括在现有的方案中所缺乏的可伸缩性。
  • 一种高效增强解码器。所揭示的增强解码器包括一个第一操作模式,在该第一操作模式增强解码器使用第一功能环路。该第一功能环路包括一个存储器组,一个读交错器,一个第一复用器(MUX),一个RAM文件,一个Log-MAP解码器,一个写交错器和一个...
  • 描述了实现由CDMA2000标准使用的LCS  turbo交织器算法的交织器。交织器包括第一计算单元,用于接收输入地址并且对其响应而在第一时钟周期期间计算第一顺序交织的地址。包括第二计算单元,用于计算输入地址并且对其响应而在第一时钟周期...
  • 在减少功率消耗时可用于控制∑Δ以提供性能所需电平的控制机制。∑Δ模数转换器(ADC)用多级(即,回路或部分)来设计,并当启用更多级时提供改良的性能(例如,较高的动态范围)。控制机制选择性地启用足够数量的级以提供所需的性能,并禁用其余级以...
  • 存储Turbo解码器的中间结果的缓冲器结构。为增加访问吞吐量,缓冲器结构设计成支持对每个访问周期对两个或多个比特的APP数据的同时访问。为避免访问争用,存储体被分配到用于码交织的二维数组的行和列使得相继比特的APP数据从不同存储体被访问...
  • 当要被解码的码段中的位的标度信息未知时,改善Turbo解码器的性能的技术。形成多个用于该码段的假设,每个假设对应于用于解码该码段的一组一个或多个参数的一个或多个特定的值。对于MAP解码方案,这些参数可为用于在解码之前标度位的标度因数和/...
  • 一种通过改进语音识别(VR)模板的存储而改进语音识别的方法和系统。改进了的存储意味着可在存储器中存储更多VR模型。存储在存储器中的VR模型越多,VR系统更稳健,从而VR系统更精确。有损压缩技术用于压缩VR模型。在一个实施例中,A-律压缩...