ARM有限公司专利技术

ARM有限公司共有1319项专利

  • 数据处理系统
    数据处理系统。图形处理单元(3)包括栅格化器(25)、线程派生器(40)、可编程执行单元(41)、变化插值器(42)、纹理映射器(43)和混合器(29)。可编程执行单元(41)能够与变化插值器(42)、纹理映射器(43)和混合器(29)...
  • 用于收发器的内置调谐、测试、和校准的RF振荡器技术
    本公开涉及用于收发器的内置调谐、测试、和校准的RF振荡器技术。方法和各种结果提供了收发器的回路调谐、测试、和校准,包括:从一个振荡器向收发器的发送器和接收器二者供给RF驱动;将调制波形应用于收发器的收发器区块以产生经幅度调制的信号;将经...
  • 程序指令序列中的分支汇聚的确定
    本申请涉及程序指令序列中的分支汇聚的确定。公开了一种对程序指令序列进行编译的方法、对程序指令序列进行并行运行的方法、以及支持这些方法的装置和软件。程序指令序列以形成控制流图的基本块为单位被分析,并且穿越该控制流图的运行路径被识别。当不止...
  • 发送器、接收器、数据传输系统和数据传送方法
    本公开涉及发送器、接收器、数据传输系统和数据传送方法。通过使用从发送器向接收器传递的一组有效的传送状态和从接收器向发送器传递的一组有效的确认状态,在发送器和接收器之间的通信协议被定义。在这些组的每一个的有效状态中,0模式之间的汉明距离、...
  • 视频处理系统
    视频处理系统。视频处理系统(31)包括全部可使用外部存储器33的视频处理单元(VPU)(32)以及一个或更多个显示处理单元(34、35)。生成表示要显示的帧的视频数据。VPU(32)生成表示该帧的像素数据并将其存储在存储器(33)中。显...
  • 用于在执行浮点运算时控制舍入的装置及方法
    提供用于在执行浮点运算时控制舍入的装置及方法。装置具有自变量归约电路系统以执行自变量归约运算,并且另外提供归约与舍入电路系统,此归约与舍入电路系统自所提供浮点值产生经修改浮点值以输入到自变量归约电路系统。归约与舍入电路系统被布置为基于指...
  • 数据处理设备与互连器之间的基于硬件的一致性
    本文公开了数据处理设备与互连器之间的基于硬件的一致性。提供了一种数据处理设备,包括输出端口,该输出端口向被布置为执行一致性协议的互连器发送指示将服从于一致性协议的请求的请求值。输入端口从互连器接收响应于请求值的确认值,一致性管理电路依据...
  • 生成经编码帧的方法和装置
    这里所描述的技术涉及一种生成用于传输到电子显示器的经编码输出视频帧的方法,其中,经编码源视频帧被解码以获得经解码源视频帧(200a),经解码源视频帧(200a)被处理以获得输入视频帧(200c),并且输入视频帧(200c)被编码以获得用...
  • 缓存一致性
    本公开涉及缓存一致性。缓存一致性控制器包括:目录,该目录针对由一致缓存结构中可连接的一个或多个缓存存储器或一个或多个缓存存储器的组缓存的存储器地址指示缓存存储器中的哪些缓存存储器正缓存那些存储器地址;以及控制电路,该控制电路被配置为检测...
  • 用于短距离无线数据传输的系统和方法
    提供了用于应用级认证的方法,以供低功耗蓝牙设备和配件使用。该方法包括:从服务器接收配件凭证;与配件建立蓝牙低功耗连接;对配件进行认证;以及向配件传输数据。数据的传输可以是批量传输或数据流。认证可以是使用共享密钥并使用散列函数的、配件和设...
  • 缓存一致性
    本公开涉及缓存一致性。缓存一致性控制器包括:针对一致性缓存结构中的两个或更多个缓存存储器的群组所缓存的存储器地址指示正缓存着这些存储器地址的缓存存储器的目录,目录被联合以使得多个存储器地址被映射到不止一个目录条目的联合集合;响应于要被新...
  • 用于寄存器重命名的可用寄存器控制
    本申请涉及用于寄存器重命名的可用寄存器控制。一种数据处理装置(2)包括寄存器重命名电路(8),用于响应于指令将该指令指定的架构寄存器区分符映射至要访问的物理寄存器(20)。可用寄存器控制电路(30)控制哪些物理寄存器可用于由寄存器重命名...
  • 追踪缓存的内容
    本公开涉及追踪缓存的内容。提供了包括多个路径的缓存,多个路径中的每一路径包括数据阵列,其中由缓存所存储的数据项被存储在多个路径中的一个路径的数据阵列中。缓存的路径追踪器具有多个条目,多个条目中的每一条目用于存储数据项标识符,以及用于与数...
  • 本公开提供了电源箝位器。该电源箝位器可连接在电子电路的供电轨道之间,并且包括:可开关以在电子电路的供电轨道之间提供连接路径的开关组件;第一检测器,经配置以检测具有第一特征时间周期的静电放电事件及响应于检测产生检测器输出信号;位于第一检测...
  • 本公开涉及在互连中实施数据保护。提供了互连电路和操作互连电路的方法,其中互连电路适于将至少两个主设备耦合至存储器,每个主设备包括本地缓存。由互连电路仲裁的对存储器的任意访问都被位于互连电路与存储器之间的存储器保护控制器监管。互连电路将与...
  • 一种微处理器系统(1)包括主机处理器(2)、包括多个处理内核(4)的图形处理单元(GPU)(3)以及异常处理机。当在处理机内核(4)上执行的线程在它的指令序列中遭遇异常时,线程被重新导向至该异常处理机。然而,异常事件还被传递到GPU 3...
  • 本公开涉及一种错误保护密钥生成方法和系统,该方法被用于根据所选的错误保护方案生成用于计算针对输入数据值的防错码的密钥。该方法包括输入多个期望的数据值尺寸,然后应用密钥生成算法生成用于计算针对多个数据值尺寸中的最大数据值尺寸的防错码的密钥...
  • 本公开涉及存储器管理。数据处理系统4包括存储有映射数据条目10的转换后备缓冲器6,该映射数据条目10指示不同物理地址区域的虚拟到物理地址映射。耦合至转换后备缓冲器6的提示生成器20依赖于转换后备缓冲器6之内存储的映射数据条目来生成提示数...
  • 非对称性多处理器系统(2)包括经由控制器(14、16)支持事务存储器的多个处理器核心(4、6)以及不经由硬件支持事务存储器的一个或多个处理器核心(8)。控制器通过以下方式对请求对于锁地址的排他性访问的请求的接收进行回应:确定它们相关联的...
  • 本公开涉及逻辑分析。包括逻辑分析器电路的装置包括:两个或多个连续触发条件检测器的连续集合,每个触发条件检测器被配置为检测相应触发条件以及与都具有相应事务标识符的数据处理事务相关的处理活动之间的匹配;触发条件检测器被配置检测匹配,使下一触...