一种阵列基板及其制备方法、显示面板和显示装置制造方法及图纸

技术编号:17782239 阅读:24 留言:0更新日期:2018-04-22 12:20
本申请提供了一种阵列基板的制备方法、阵列基板、显示面板和显示装置,以减少工艺过程中出现open等不良,提高良率;所述阵列基板包括显示区域和非显示区域,在非显示区域,所述阵列基板包括基板以及设置在所述基板上的冗余数据线和有效数据线,所述冗余数据线的宽度大于所述有效数据线的宽度;通过在边缘设置较宽的冗余数据线来吸收曝光、刻蚀工艺过程中在边缘产生的多余能量或粒子,从而有效地保护边缘的冗余数据线和有效数据线不会曝光过量或过刻,减少工艺过程中出现open等不良,提高良率。

【技术实现步骤摘要】
一种阵列基板及其制备方法、显示面板和显示装置
本专利技术涉及显示面板
,特别是涉及一种阵列基板的制备方法、阵列基板、显示面板和显示装置。
技术介绍
窄边框显示屏因其简洁、美观、相同尺寸可视面积大等优点,已成为高品质显示屏的主要发展趋势,然而随着产品边框逐渐变窄,要求在TFT基板上布线更细且更密。当窄边框产品在SD数据线层进行布线时,fanout布线区数据线的CD关键尺寸或者Space间距均较小,在工艺过程中很容易出现线路弱连接甚至断开的情况,极易发生Open断路等不良,进而造成一定的良率损失。
技术实现思路
本专利技术提供一种阵列基板的制备方法、阵列基板、显示面板和显示装置,以减少工艺过程中出现open等不良,提高良率。为了解决上述问题,本专利技术公开了一种阵列基板,所述阵列基板包括显示区域和非显示区域,所述非显示区域的阵列基板包括:基板,以及设置在所述基板上的冗余数据线和有效数据线,所述冗余数据线的宽度大于所述有效数据线的宽度。优选地,所述冗余数据线为网格状。优选地,所述冗余数据线的宽度与所述有效数据线的宽度之差大于0.5μm且小于或等于68μm。优选地,所述冗余数据线的宽度大于2.5μm且小于或等于70μm。优选地,所述冗余数据线的宽度大于10μm且小于或等于20μm。优选地,所述冗余数据线或所述有效数据线的材料至少为下列之一:Mo、Al、Ti、Au、Cu、Hf、Ta。优选地,还包括:设置在所述冗余数据线和所述有效数据线上的平坦层。为了解决上述问题,本专利技术还公开了一种显示面板,包括上述任一项所述的阵列基板。为了解决上述问题,本专利技术还公开了一种显示装置,包括上述的显示面板。为了解决上述问题,本专利技术还公开了一种阵列基板的制备方法,所述阵列基板包括显示区域和非显示区域,所述非显示区域的阵列基板的制备方法,包括:提供基板;在所述基板上形成冗余数据线和有效数据线,所述冗余数据线的宽度大于所述有效数据线的宽度。优选地,所述冗余数据线为网格状。优选地,所述冗余数据线的宽度与所述有效数据线的宽度之差大于0.5μm且小于或等于68μm。优选地,所述冗余数据线的宽度大于2.5μm且小于或等于70μm。优选地,所述冗余数据线的宽度大于10μm且小于或等于20μm。优选地,还包括:在所述冗余数据线和所述有效数据线上形成平坦层。与现有技术相比,本专利技术包括以下优点:本申请提供了一种阵列基板,在非显示区域,所述阵列基板包括基板以及设置在所述基板上的冗余数据线和有效数据线,所述冗余数据线的宽度大于所述有效数据线的宽度;通过在边缘设置较宽的冗余数据线来吸收曝光、刻蚀工艺过程中在边缘产生的多余能量或粒子,从而有效地保护边缘的冗余数据线和有效数据线不会曝光过量或过刻,减少工艺过程中出现open等不良,提高良率。附图说明为了更清楚地说明本专利技术实施例的技术方案,下面将对本专利技术实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1示出了现有技术中的阵列基板在非显示区域的剖面结构示意图;图2示出了本申请一实施例提供的一种阵列基板在非显示区域的剖面结构示意图;图3示出了本申请另一实施例提供的一种阵列基板在非显示区域的平面结构示意图;图4示出了本申请一实施例提供的一种非显示区域阵列基板的制备方法的流程示意图;附图标记说明:10-现有技术阵列基板边缘;11-现有技术形成的冗余数据线;12-现有技术形成的有效数据线;13-现有技术显影形成的光刻胶;20-非显示区域边缘;21-基板;22-冗余数据线;23-有效数据线;24-平坦层。具体实施方式为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本专利技术作进一步详细的说明。现有技术中,参照图1,靠近阵列基板边缘10的冗余数据线11和有效数据线12的设计宽度相同,专利技术人发现这种结构的阵列基板在工艺制作过程中存在如下问题,在曝光过程中,靠近阵列基板边缘10的光刻胶13容易曝光过量,如图1所示,显影之后在数据线材料层上实际剩余的光刻胶13越靠近边缘10越窄,即图1中所示的a<b<c;在后续刻蚀过程中,越靠近边缘10的数据线过刻现象越明显,甚至在窄边框产品中,由于冗余数据线11和有效数据线12的关键尺寸均较小,在实际生产过程中极易出现Open等不良。在本申请的一实施例中提供了一种阵列基板,该阵列基板包括显示区域和非显示区域,参照图2,非显示区域的阵列基板可以包括:基板21以及设置在基板21上的冗余数据线22和有效数据线23,冗余数据线22的宽度大于有效数据线23的宽度。具体的,图2中示出了靠近非显示区域边缘20设置的冗余数据线22,宽度为d1,以及靠近冗余数据线22设置的两条有效数据线23,宽度分别为d2和d3,其中d1>d2=d3。在曝光和刻蚀过程中,加宽的冗余数据线22可吸收靠近边缘20多余的能量或粒子,有效地避免因曝光过量或过刻导致的冗余数据线22和有效数据线23过细问题。其中,非显示区域边缘20也即阵列基板的边缘,图2中箭头表示的方向为由非显示区域指向显示区域的方向。其中,冗余数据线22可以是dummysource线;有效数据线23可以是位于fanout区的SD线,也可以是触控信号线,触控信号线可以与gate扫描线同层。但本专利技术不仅限于上述列举的冗余数据线和有效数据线,任何通过在边缘设置较宽的冗余数据线来吸收曝光、刻蚀工艺过程中在边缘产生的多余能量或粒子,从而有效地避免边缘的冗余数据线和有效数据线曝光过量或过刻的数据线均在本专利技术实施例的保护范围之内。本实施例提供的一种阵列基板,通过在边缘设置较宽的冗余数据线来吸收曝光、刻蚀工艺过程中在边缘产生的多余能量或粒子,从而有效地避免边缘的冗余数据线和有效数据线曝光过量或过刻,减少工艺过程中出现open等不良,提高良率。在实际应用中,冗余数据线22的宽度可以根据有效数据线23的宽度,以及非显示区域边缘与冗余数据线22之间的空白区域的尺寸等因素共同确定。冗余数据线22的宽度与有效数据线23的宽度之差可以大于0.5μm且小于或等于68μm。例如当有效数据线的宽度为2μm左右时,冗余数据线22的宽度可以大于2.5μm且小于或等于70μm,但是一般考虑大于10μm且小于或等于20μm的宽度即可实现较好的保护效果。冗余数据线22的宽度可以根据具体情况设计确定,本申请对此不作限定。冗余数据线22或有效数据线23的材料可以为Mo、Al、Ti、Au、Cu、Hf、Ta等导电率较高的金属材料。在实际应用中,非显示区域的阵列基板还可以包括设置在冗余数据线22和有效数据线23上的平坦层24,通过设置平坦层24可以填平pad区域,方便后续封装。在本申请的另一实施例中,参照图3示出了非显示区域阵列基板的平面结构示意图,上述冗余数据线22可以是网格状,这样在刻蚀过程中,网格状的冗余数据线22可以进一步将边缘多余的粒子限制在网格中,有效地避免由于粒子反弹导致的过刻现象。本申请对网格的形状不作具体要求,但可在加宽的冗余数据线22范围内设置多条交叉的、宽度大于2.5μm的金属线,从而形成网格状的冗余数据线2本文档来自技高网...
一种阵列基板及其制备方法、显示面板和显示装置

【技术保护点】
一种阵列基板,其特征在于,所述阵列基板包括显示区域和非显示区域,所述非显示区域的阵列基板包括:基板,以及设置在所述基板上的冗余数据线和有效数据线,所述冗余数据线的宽度大于所述有效数据线的宽度。

【技术特征摘要】
1.一种阵列基板,其特征在于,所述阵列基板包括显示区域和非显示区域,所述非显示区域的阵列基板包括:基板,以及设置在所述基板上的冗余数据线和有效数据线,所述冗余数据线的宽度大于所述有效数据线的宽度。2.根据权利要求1所述的阵列基板,其特征在于,所述冗余数据线为网格状。3.根据权利要求1所述的阵列基板,其特征在于,所述冗余数据线的宽度与所述有效数据线的宽度之差大于0.5μm且小于或等于68μm。4.根据权利要求1所述的阵列基板,其特征在于,所述冗余数据线的宽度大于2.5μm且小于或等于70μm。5.根据权利要求4述的阵列基板,其特征在于,所述冗余数据线的宽度大于10μm且小于或等于20μm。6.根据权利要求1所述的阵列基板,其特征在于,所述冗余数据线或所述有效数据线的材料至少为下列之一:Mo、Al、Ti、Au、Cu、Hf、Ta。7.根据权利要求1至6任一项所述的阵列基板,其特征在于,还包括:设置在所述冗余数据线和所述有效数据线上的平坦层。8.一种显示面板...

【专利技术属性】
技术研发人员:李岩锋于亚楠徐敬义赵欣王晓康任艳伟李伟
申请(专利权)人:京东方科技集团股份有限公司鄂尔多斯市源盛光电有限责任公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1