绝缘栅双极晶体管的场截止层的低温外延制作方法技术

技术编号:15793590 阅读:160 留言:0更新日期:2017-07-10 05:10
一种绝缘栅双极晶体管的场截止层的低温外延制作方法,首先提供一第一导电型基板,并在该第一导电型基板的一正面制作绝缘栅双极晶体管的正面元件及正面金属层;于第一导电型基板的背面以低温外延工艺制作多层第二导电型杂质层;再于第一导电型基板的背面以低温外延工艺制作一第一导电型杂质层;于第一导电型基板底部表面制作一集极金属层。

【技术实现步骤摘要】
绝缘栅双极晶体管的场截止层的低温外延制作方法
本专利技术涉及一种绝缘栅双极晶体管的制作方法,特别是一种绝缘栅双极晶体管的场截止层的低温外延制作方法。
技术介绍
绝缘栅双极晶体管(InsulatedGateBipolarTransistor,IGBT)是一种结合金氧半导体场效晶体管(metal-oxide-semiconductorfieldeffecttransistor,MOSFET)和双载子接面晶体管(bipolarjunctiontransistor,BJT)的复合结构。IGBT因为结合了MOSET易于利用栅极控制的特性,以及BJT具低导通电压压降的特性,因此广泛应用于高电压高功率的应用领域。一般的IGBT(例如一穿透型IGBT)主要包含一P+型半导体基底,于其上形成一N-型缓冲层,然后再于N-型缓冲层上形成一N型外延层,作为IGBT中寄生MOSFET的漏极。接着,于N型外延层内形成栅极结构(gate)及射极结构(emitter),并于P+型半导体基底的底部形成集极(collector)。在上述的穿透型IGBT中,崩溃电压(breakdownvoltage)主要是由P+型半导体基极及N-型缓冲层决定,在此两层间会有最大值电场产生。另一种IGBT为非穿透型(NonPunchThrough,NPT)IGBT则没有N-型缓冲层,因此崩溃电压由N型外延层(N型漂移区)的雪崩现象所决定。为了提高崩溃电压,场截止层(FieldStop)IGBT以场截止离子布植取代在穿透型IGBT中的N型缓冲层,借此以渐变(graded)或是线性渐进(linearlygraded)N型剖面取代原有穿透型IGBT的陡峭接面(abruptjunction),以降低电场最大值,进而提升崩溃电压。现有技术的场截止层IGBT中,通常是在制作正面电极(大多包含铝材料)之前就必须在元件背面制作场截止层。这是由于铝电极的熔点在摄氏630度左右,而场截止层须在离子布植后再进行高温的热驱入步骤(高温约在摄氏900度以上),此高温过程会破坏已经在正面形成的正面电极。然而上述的现有技术背面制作场截止层涉及以保护层先保护未制作正面电极的绝缘栅双极晶体管正面,再制作背面的场截止层,这样会增加工艺的复杂度。
技术实现思路
本专利技术所要解决的技术问题是针对现有技术的上述缺陷,提供一种可以简化工序的绝缘栅双极晶体管的场截止层的低温外延制作方法。为了实现上述目的,本专利技术提供了一种绝缘栅双极晶体管的场截止层的低温外延制作方法,包含:(a)提供一第一导电型基板,并在该第一导电型基板的一正面制作绝缘栅双极晶体管的正面元件及正面金属层;(b)于第一导电型基板的背面以低温外延工艺制作多层第二导电型杂质层;(c)再于第一导电型基板的背面以低温外延工艺制作一第一导电型杂质层;(d)于第一导电型基板底部表面制作一集极金属层。本专利技术的技术效果在于:通过本专利技术由于场截止层(背面场栏)在正面金属完成之后制作,因此可以减少工序,降低成本。另外,通过本专利技术的方法,可以制作多层具有不同杂质掺杂浓度的场截止层,有效提高崩溃电压。以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定。附图说明图1-图5为依据本专利技术一实施例的绝缘栅双极晶体管的场截止层的低温氧化制作方法各步骤的侧视图;图6为本专利技术一实施例的绝缘栅双极晶体管的场截止层的低温氧化制作方法流程图。其中,附图标记10N型基板60正面元件62正面金属层20A-20D掺磷单晶硅层30掺硼单晶硅层80集极金属层S10-S16步骤具体实施方式下面结合附图对本专利技术的结构原理和工作原理作具体的描述:参见图1-图5,为依据本专利技术一实施例的绝缘栅双极晶体管的场截止层的低温氧化制作方法各步骤的侧视图。另外,参见图6,为依据本专利技术一实施例的绝缘栅双极晶体管的场截止层的低温氧化制作方法流程图。如图6所示,本专利技术的方法包含下列步骤:(S10)提供一第一导电型基板,并在该第一导电型基板的一正面制作绝缘栅双极晶体管的正面元件及正面金属层;(S12)于第一导电型基板的背面以低温外延工艺制作多层第二导电型杂质层;(S14)再于第一导电型基板的背面以低温外延工艺制作一第一导电型杂质层;(S16)于第一导电型基板底部表面制作一背部金属层。下面即配合图1-5详细说明上述步骤的细节。如图1所示,首先在一N型基板10上依据传统工艺完成MOSFET正面元件60,及正面金属层62。随后如图2所示,在该N型基板10进行背面研磨,并且进行应变去除湿侵蚀(stressreleasewetetch)及洁净(clean)步骤,以薄化N型基板10,其中该N型基板10在薄化之后所剩余的厚度和此IGBT元件所设计的耐压相关。在薄化N型基板10之后,随即以低温外延工艺,例如以电浆增强化学气相沉积法(PlasmaEnhancedChemicalVaporDeposition,简称PECVD)在N型基板10的背面制作多层掺磷单晶硅层20A-20D。PECVD是反应气体从等离子场中获得能量,激发并增强化学反应,从而实现化学气相沉积的技术。电浆增强化学气相沉积系统使用射频(radio-frequency,简称RF)电源供应器提供RF电磁波产生电浆,使其为辅助能量,使得化学沉积的反应温度得以降低。在图3所示的工艺中,此PECVD工艺的反应温度在摄氏600度之下,以避免影响正面金属层62。如图3所示,在PECVD工艺之后,例如可以制作四层杂质浓度不同的掺磷单晶硅层20A-20D,且此四层掺磷单晶硅层20A-20D作为此绝缘栅双极晶体管的场截止层。此四层掺磷单晶硅层20A-20D较佳者为沿着背面向深度方向浓度逐渐降低;换言之掺磷单晶硅层20D的浓度最高,其次为掺磷单晶硅层20C,再其次为掺磷单晶硅层20C,而掺磷单晶硅层20A的浓度最低。此外,此四层掺磷单晶硅层20A-20D的杂质浓度的范围为1X1013cm-3至1X1016cm-3;也就是说,掺磷单晶硅层20D的浓度最高,但是浓度仍低于1X1016cm-3;掺磷单晶硅层20A的浓度最低,但是浓度仍高于1X1013cm-3,以达成元件所需功效。如图4所示,在制作完成掺磷单晶硅层20A-20D,再于N型基板10背面以低温外延工艺,例如以PECVD工艺制作一掺硼单晶硅层30,此PECVD工艺的反应温度在摄氏600度之下,以避免影响正面金属层62。如图5所示,最后在N型基板10底部制作一背部金属层,以作为此绝缘栅双极晶体管的集极金属层80,此集极金属层80的材质可以(但是不限于)铝(Al)、氮化钛(TiN)、或是钨(W)。通过上述的工艺,由于场截止层(背面场栏)在正面金属完成之后制作,因此可以减少工序,降低成本。另外,通过本专利技术的方法,可以制作多层具有不同杂质掺杂浓度的场截止层,有效提高崩溃电压。上述的实施例仅为本专利技术部分实施方式说明,本领域技术人员可知本专利技术仍有其余实施方式,例如上述的N型基板10可由P型基板取代,而连带的N型掺杂由P型掺杂取代、P型掺杂由N型掺杂取代,仍可达成本专利技术功效。当然,本专利技术还可有其它多种实施例,在不背离本专利技术精神及其实质的情况下,熟悉本领域的技术人员当可根据本专利技术作出各种相应的改变和变形,但这些相应的改变和变形都应属于本文档来自技高网
...
绝缘栅双极晶体管的场截止层的低温外延制作方法

【技术保护点】
一种绝缘栅双极晶体管的场截止层的低温外延制作方法,其特征在于,包含下列步骤:a、提供一第一导电型基板,并在该第一导电型基板的一正面制作绝缘栅双极晶体管的正面元件及正面金属层;b、于第一导电型基板的背面以低温外延工艺制作多层第二导电型杂质层;c、再于第一导电型基板的背面以低温外延工艺制作一第一导电型杂质层;d、于第一导电型基板底部表面制作一集极金属层。

【技术特征摘要】
1.一种绝缘栅双极晶体管的场截止层的低温外延制作方法,其特征在于,包含下列步骤:a、提供一第一导电型基板,并在该第一导电型基板的一正面制作绝缘栅双极晶体管的正面元件及正面金属层;b、于第一导电型基板的背面以低温外延工艺制作多层第二导电型杂质层;c、再于第一导电型基板的背面以低温外延工艺制作一第一导电型杂质层;d、于第一导电型基板底部表面制作一集极金属层。2.如权利要求1所述的绝缘栅双极晶体管的场截止层的低温外延制作方法,其特征在于,低温外延工艺为电浆增强化学气相沉积法。3.如权利要求1所述的绝缘栅双极晶体管的场截止层的低温外延制作方法,其特征在于...

【专利技术属性】
技术研发人员:陈美玲陈冠宇
申请(专利权)人:节能元件控股有限公司
类型:发明
国别省市:中国香港,81

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1