The utility model relates to a circuit PLL circuit used in the Bluetooth audio, including PLL circuit, DAC audio chip, Bluetooth module and audio system, PLL circuit is connected with the Bluetooth module, DAC audio chip circuit is arranged on the audio system and connected with the Bluetooth module; the left and right channel clock signal of the Bluetooth module, one of the 512 points and pressure the output of the controlled oscillator clock were compared by TC9246 chip voltage output phase of the PLL circuit is poor, then through the loop filter to control the frequency of the VCO, which is a negative feedback loop, when the frequency is consistent, TC9246 chip will automatically lock, while producing a lock level notice of SCM, then TC9246F internal voltage controlled oscillator (VCO) and LRCK will output a strict phase synchronization but the frequency is 512 times the LRCK clock (here called MCLK). No, the signal can be used in high-end audio Bluetooth solution (such as DAC 32 /768kHz DAC) in the system; the utility model solves the traditional Bluetooth audio and high-end DAC can not be used, DAC chip can make the Bluetooth and the combination of high-quality, greatly enhance the Bluetooth audio quality at the same time, also can avoid the 2.4GHz radio interference by using Bluetooth audio simulation, can shoot two hawks with one arrow.
【技术实现步骤摘要】
本专利技术涉及蓝牙音频的电路领域,更具体地说是指一种PLL电路应用于蓝牙音频的电路。
技术介绍
现有技术中的蓝牙音响系统中通常是使用蓝牙模块的模拟端口输出作为蓝牙音频的输出,但是使用模拟信号很容易受到蓝牙无线收发电路的2.4GHz高频干扰,从而使音质劣化,同时蓝牙芯片内集成的DAC芯片规格也是只能使用非常差的,高端的DAC芯片无法工作,这样导致蓝牙音频系统中的音频传输音质效果很差,是目前难以改善的音频传输音质的难题。现在大多数的模拟蓝牙音频都受到的2.4GHz无线电干扰,影响音频传输的效果。因此,有必要开发出一种PLL电路应用于蓝牙音频的电路。
技术实现思路
本专利技术的目的在于克服现有技术的缺陷,提供一种PLL电路应用于蓝牙音频的电路,改善了蓝牙音频传输中的音质较差的问题,大幅度提升了蓝牙音频的音质,为实现上述目的,本专利技术采用以下技术方案:一种PLL电路应用于蓝牙音频的电路,包括有PLL电路、音频DAC芯片、蓝牙模块和音频系统,其特征在于:所述的PLL电路与蓝牙模块连接,所述的音频DAC芯片电路设置于音频系统并与蓝牙模块连接;所述的蓝牙模块的左右声道时钟(LRCK)信号,与压控振荡器输出的时钟的512分之一进行比对,由所述的PLL电路的芯片TC9246F输出相位差的电压,再经过环路滤波器去控制压控振荡器的频率,这是一个负反馈环路,当频率达到一致时,芯片TC9246F会自动锁定,同时产生一个锁定的电平通知单片机,此时,TC9246F内部的压控振荡器(VCO)便会输出一个与LRCK严格相位同步但频率为LRCK的512倍的时钟(这里称之为MCLK)信号,有了 ...
【技术保护点】
一种PLL电路应用于蓝牙音频的电路,包括有PLL电路、音频DAC芯片、蓝牙模块和音频系统,其特征在于:所述的PLL电路与蓝牙模块连接,所述的音频DAC芯片电路设置于音频系统并与蓝牙模块连接;所述的蓝牙模块的左右声道时钟信号LRCK,与压控振荡器输出的时钟的512分之一进行比对,由所述的PLL电路的芯片TC9246F输出相位差的电压,再经过环路滤波器去控制压控振荡器的频率,这是一个负反馈环路,当频率达到一致时,芯片TC9246F会自动锁定,同时产生一个锁定的电平通知单片机,此时,TC9246F内部的压控振荡器便会输出一个与LRCK严格相位同步但频率为LRCK的512倍的时钟信号,简称为MCLK,这个MCLK信号可以将蓝牙方案应用于高端音频DAC系统中。
【技术特征摘要】
1.一种PLL电路应用于蓝牙音频的电路,包括有PLL电路、音频DAC芯片、蓝牙模块和音频系统,其特征在于:所述的PLL电路与蓝牙模块连接,所述的音频DAC芯片电路设置于音频系统并与蓝牙模块连接;所述的蓝牙模块的左右声道时钟信号LRCK,与压控振荡器输出的时钟的512分之一进行比对,由所述的PLL电路的芯片TC9246F输出相位差的电压,再经过环路滤波器去控制压控振荡器的频率,这是一个负反馈环路,当频率达到一致时,芯片TC9246F会自动锁定,同时产生一个锁定的电平通知单片机,此时,TC9246F内部的压控振荡器便会输出一个与LR...
【专利技术属性】
技术研发人员:林马连,刘平,
申请(专利权)人:深圳市双木三林电子有限公司,
类型:新型
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。