深圳市紫光同创电子有限公司专利技术

深圳市紫光同创电子有限公司共有321项专利

  • 可编程逻辑器件的调试方法、系统及电子设计自动化终端
    本发明实施例提供一种可编程逻辑器件的调试方法、系统及电子设计自动化终端,由对被调试可编程逻辑器件进行对应电子设计自动化调试的终端从输入/输出端口扑捉待分析数据,并对待分析数据进行协议分析,实现对被调试可编程逻辑器件的调试。在上述方案中,...
  • 一种FPGA配置控制系统测试方法、控制平台及验证平台
    本发明提供一种FPGA配置控制系统测试方法、控制平台及验证平台,通过获取对配置控制系统的待测设计进行测试的测试实例,并根据测试实例中的测试执行流程以及生成约束条件生成测试位流数据输入至测试执行平台,其中,测试位流数据中包含根据约束条件生...
  • 一种可编程逻辑器件测试方法及设备
    本发明提供一种可编程逻辑器件测试方法及设备,通过向包含有边界扫描链的待测PLD芯片中写入编程文件,再通过边界扫描链的输入端输入由位序列信号构成的激励信号对待测PLD芯片进行激励测试,将从边界扫描链的输出端获取的激励响应与激励信号对应的仿...
  • 晶体振荡器、芯片及晶体振荡器控制方法
    本发明公开了一种晶振振荡器、芯片及晶振振荡器控制方法,晶振振荡器包括晶体振荡电路、切换电路、应用功能电路以及复用接口引脚,在外接晶振模式下,将复用接口引脚的外部连接端与外部无源晶振连接,并通过切换电路控制复用接口引脚内部连接端与晶振震荡...
  • 用于可编程逻辑器件中的FLASH器件编程方法及系统
    本发明提供了一种用于可编程逻辑器件中的FLASH器件编程方法及系统,该系统包括FLASH器件、第一数据接口与第二数据接口,第一数据接口的信号端口与第二数据接口的信号端口的相似度大于阈值;第一数据接口用于接收FLASH指令及编程数据,第二...
  • 一种FPGA调试转换设备、系统及方法
    本发明提供了一种FPGA调试转换设备、系统及方法,并行接口通过并行总线与调试主机连接;串行接口通过串行总线与待调试目标FPGA器件连接;指令处理器接收调试主机发送的第一调试指令并获取第一调试指令对应的调试数据,将调试数据转换成串行信号格...
  • 一种USB数据监测装置、方法及系统
    本发明提供了一种USB数据监测装置、方法及系统,该装置包括:用于连接第一设备的第一USB座子、用于连接第二设备的第二USB座子,第一设备与第二设备通过USB座子交互通信数据,用于连接监测模块及上位机的数据接口,基于FPGA器件实现的监测...
  • 一种远程升级方法和装置
    本发明提供了一种远程升级方法和装置,应用于FPGA,包括至少一个存储于FLASH中的远程升级数据流,首先载入远程升级数据流,将应用数据流开关程序配置为第一状态,执行应用数据流跳转程序,根据应用数据流跳转程序跳转并载入指定位置的应用数据流...
  • 通信密钥获取方法及装置、通信报文解密方法及装置
    本发明提供了一种通信密钥获取方法及装置、通信报文解密方法及装置,该方法包括:获取待解密报文的发送时序;调用预存的特定时序对应的第一解密密钥、及密钥生成规则;根据第一解密密钥、及密钥生成规则,生成与发送时序对应的第二解密密钥。本发明基于密...
  • 一种FPGA单元及FPGA唤醒方法
    本发明公开了一种FPGA单元及FPGA唤醒方法,该FPGA单元,包括接收单元,用于接收用户的唤醒信号;以及FPGA,用于根据所述唤醒信号进行唤醒。本发明用较少的逻辑资源实现了用户控制唤醒功能,用户既能够灵活控制FPGA唤醒,也能够对唤醒...
  • FPGA逻辑块阵列的版图布局方法及版图布局
    本发明提供一种FPGA逻辑块阵列的版图布局方法及版图布局。所述方法包括:将所述FPGA逻辑块阵列的左起第一列逻辑块或右起第一列逻辑块水平翻转180°,使得翻转后的左起第一列逻辑块中的CIM和左边界的I/O模块相邻,翻转后的右起第一列逻辑...
  • FPGA片内SRAM的时序处理方法、片内SRAM及FPGA
    本发明提供一种FPGA片内SRAM的时序处理方法、片内SRAM及FPGA。所述方法包括:地址译码器对输入的地址信号进行逻辑译码,选中所述地址信号指向的存储器阵列中的存储单元,以使被选中的存储单元经读写控制电路与输入寄存器、输出寄存器接通...
  • 一种PCI‑Express IP核
    本发明提供一种PCI‑Express IP核,所述PCI‑Express IP核包括用户接口模块及通用模块,所述用户接口模块与所述通用模块相互连接,所述用户接口模块用于实现PCI‑Express协议的业务层中的与用户数据相关的功能,所述...
  • FPGA配置控制模块验证方法及装置
    本发明提供一种FPGA配置控制模块验证方法及装置。所述方法包括:根据预设的转换规则,将使用预先定义的向量描述语言编写的验证用例转换为仿真向量,其中,所述仿真向量包括输入值和期望输出值;将所述仿真向量的输入值输入待验证的FPGA配置控制模...
  • 本发明提供一种基于静态分析的异步电路时序检查方法。所述方法包括:分析逻辑设计文件,建立时序图;读入时序约束文件,在所述时序图上建立时序约束;进行时序检查;当时序检查未发现异常情况时,在所述时序图上提取异步时序路径并进行分析,计算异步时序...
  • 本发明公开了一种FPGA芯片及其端接电阻复用方法、端接电阻复用电路,在FPGA芯片的第一端口和第二端口之间并联两路电阻单元,每一路电阻单元包含串联的两个子电阻单元;在各路电阻单元的两个子电阻单元之间接入多路选择器,通过多路选择器将各路电...
  • 本发明提供一种基于FPGA布局的优化方法。所述方法包括:将所述FPGA划分成多个大小相同的网格,并计算线网长度和面积密度和;构造由所述线网长度和面积密度和组成的代价函数,并运用数学解析方法得到使得所述代价函数最小时的所述各个节点的初始布...
  • 本发明提供了一种用于可编程逻辑器件的位流生成方法、装置及设计系统,该方法包括:对待实现设计进行布局布线处理,获取配置点配置信息;获取目标可编程逻辑器件的硬件配置文件;根据配置点配置信息中的所属网格的位置,在硬件配置文件查找对应的网格,在...
  • 本发明公开一种SRAM的辅助装置及工作系统,该SRAM的辅助装置包括:第一单元,用于根据外部接入的第一控制信号,输出第一输出信号,所述第一输出信号为高电平;第二单元,用于根据外部接入的第二控制信号,输出第二输出信号,所述第二输出信号为低...
  • 一种有限长冲激响应滤波电路及可编程逻辑器件
    本发明公开了一种有限长冲激响应滤波电路及可编程逻辑器件。本发明提供了一种FIR电路及FPGA,该FIR电路包括:第一输入端x、第二输入端h、输出端p、乘法器及加法器、与第一输入端x及第一输入级联数据cxi连接的第一支路、与第二输入端h连...