北京华大九天软件有限公司专利技术

北京华大九天软件有限公司共有279项专利

  • 一种利用鼠标左键双击操作进入下层单元的方法,包括,用户开启鼠标左键双击进入下层单元功能;接收鼠标左键双击操作;若在电路单元里执行鼠标左键双击操作,则进入下层单元的电路设计视图;若在版图单元里执行鼠标左键双击操作,则进入下层单元的版图设计...
  • 本发明提供了一种利用图形显示分析单元库中单元性能趋势的方法,该方法包括以下步骤,选择并获取需要比较的各单元的性能信息;确定要分析比较的变化元素;根据所述变化元素数目,利用图表,显示单元的性能趋势。该发明为了比较它们的性能信息(例如:延迟...
  • 一种异形版图中基于轨道的多层重叠布线方法,包括以下步骤:1)划分子区域、设置中转端口;2)确定像素区端口的引导折线;3)对中转端口和像素区端口进行匹配;4)确定第一对匹配端口对的中心线;5)基于第一对匹配端口对的中心线,确定当前对匹配端...
  • 本发明提供了一种对于PVT不敏感的高精度振荡器,包括,第一金属‑氧化物半导体场效应管M1、第二金属‑氧化物半导体场效应管M2、第三金属‑氧化物半导体场效应管M3、第一双极型晶体管Q1、第一电阻R1、第二电阻R2、第四金属‑氧化物半导体场...
  • 一种适用于低功耗模数转换器的时序控制电路
    一种适用于低功耗模数转换器的时序控制电路,包括,判断逻辑单元、置位控制逻辑单元、动态锁存比较器,所述判断逻辑单元,其接收所述动态锁存比较器输出的比较输出信号,判断其是否有效,并将判断结果输出到所述置位控制逻辑单元;所述置位控制逻辑单元,...
  • 一种SAR‑ADC高位电容阵列的计算、校准方法,所述计算方法包括步骤:多次量化预计算的高位电容,并计算每次量化后预计算的高位电容的实际权值;计算每次量化后预计算的高位电容的实际权值的平均值,作为预计算的高位电容的实际权值。本发明的SAR...
  • 本发明提供的一种基于迪杰斯特拉最短路径的轨道布线电阻补偿方法,包括以下步骤:1)进行轨道布线,对布线电阻曲线分析,获得电阻曲线可行域;2)采用迪杰斯特拉算法,计算最小电阻曲线的起点和终点之间的最短路径,获得最优电阻曲线;3)根据所述最优...
  • 本发明提供了一种异形版图中非正交端口的定义选择方法,其特征在于,包括以下步骤:1)确定master单元里用于连线的端口线段;2)获取非正交单元属性中的旋转角度θ;3)对master单元的端口线段进行旋转变换,得到过渡线段;4)获取非正交...
  • 一种基于椭圆轨道的孔内源极栅极交替布线方法,包括以下步骤:定义端口;确定引导折线;对端口进行排序;确定一组匹配的Data端口对的中心线;确定一组匹配的Gate端口对的中心线;生成布线轮廓。本布线技术方案可以成功解决异形面板像素区孔内TF...
  • 一种降低参考电压缓冲电路功耗的方法及电路
    一种降低参考电压缓冲电路功耗的方法及电路,所述方法包括步骤:在参考电压缓冲电路中引入可控时钟信号,控制参考电压缓冲电路的输出级电流的大小。本发明的降低参考电压缓冲电路功耗的方法及电路,能够在保证参考电压缓冲电路提供的参考电压的精度,以及...
  • 基于矢量匹配法的nport问题自适应拟合与仿真方法
    本发明提供了一种基于矢量匹配法的nport问题自适应拟合与仿真方法,包括以下步骤:(1)用矢量匹配法对S参数进行自适应拟合,得到拟合阶数K和延迟时间d最优的拟合结果Sij(s),其中1≤i,j≤n;(2)通过Laplace逆变换,把频域...
  • 一种通过机器学习获取时序参数的方法
    一种通过机器学习获取时序参数的方法,包括以下步骤:以单元电路的参数作为属性,建立机器学习模型;将已有时序库中的时序参数表格作为训练样本,导入机器学习模型的样本空间;提取SPICE仿真结果作为训练样本,导入机器学习模型的样本空间;以单元电...
  • 层次化电路仿真中避免矩阵奇异的方法
    一种层次化电路仿真中避免矩阵奇异的方法,包括以下步骤:1)遍历网表中所有包含电流变量的器件,分析器件的电流变量的连接关系特性,构建连接关系容器;2)根据步骤1)中建立的容器,通过匈牙利算法计算最大匹配;3)根据步骤2)中计算的最大匹配结...
  • 一种集成电路设计中降低方程组计算复杂度的方法
    一种集成电路设计中降低方程组计算复杂度的方法,其特征在于,包括以下步骤:1)确定电容优化的容差;2)遍历所有电容器件;3)根据所述电容优化的容差,对遍历的每一个电容器件进行断接或拆分处理。本发明的集成电路设计中降低方程组计算复杂度的方法...
  • 一种提高电容匹配度的版图结构及其实现方法
    一种提高电容匹配度的版图结构,包括,上、下金属层层次,以及中间金属层层次,所述上、下金属层层次与所述中间金属层层次的单一纵向金属,构成端口A;所述端口A的左右两侧中间金属层次的单一纵向金属,构成端口B;所述上、下金属层层次,以及所述中间...
  • 一种通过调整时钟树分支改善时序的交互式ECO方法
    一种通过调整时钟树分支改善时序的交互式ECO方法,包括以下步骤:读入同步单元所在的存在时序违反的时序路径报告;根据给定的时序路径报告内容,预估时钟树分支需要调整的级数;在物理版图上,高亮显示时钟树分支所在位置;根据实际物理分布的情况,选...
  • 一种异形版图中点到线的跨障碍布线方法
    一种异形版图中点到线的跨障碍布线方法,包括以下步骤:根据几何约束,启动跨障碍布线命令,并设置布线参数;根据用户设置的布线参数,构建网格地图;选择需要进行布线操作的端口和bus线;根据设计需求,完成布线;确定bus线的基准点,以所述基准点...
  • 一种基于轨道同时连接源极栅极的紧凑布线方法
    一种基于轨道同时连接源极栅极的紧凑布线方法,根据创建的包裹像素区的椭圆作为布线轨道,利用平行端口轨道布线器进行源极布线;对于椭圆的下半圆的栅极端口,将最外侧的源极布线和已有椭圆轨道图形进行布尔或运算,得到栅极布线的新轨道图形;基于新轨道...
  • 电路仿真器中Verilog‑A模型的计算优化方法
    一种电路仿真器中Verilog‑A模型的计算优化方法,其包括以下步骤:收集所有对雅可比矩阵有贡献的变量;将变量直接依赖的变量集展开,用展开的变量集替换被展开的变量;将变量直接依赖的变量集组合展开,获得该变量的直接依赖;对变量所有依赖层次...
  • 包含IP/Memory时序路径的spice仿真方法
    一种包含IP/Memory时序路径的spice仿真方法,包括以下步骤:读取当前工艺条件下的包含IP/Memory的时序库文件,分析每个IP/Memory输入、输出引脚的时序沿;读取关键路径以及对应的Spice Deck文件,找出关键路径...