一种移位寄存器单元、栅极驱动电路及显示装置制造方法及图纸

技术编号:9894935 阅读:93 留言:0更新日期:2014-04-09 21:10
本发明专利技术实施例提供一种移位寄存器单元、栅极驱动电路及显示装置,涉及显示技术领域,采用四个时钟信号CLK进行驱动,能够实现直流双向下拉、双向扫描。该移位寄存器单元包括双向扫描预充电模块、上拉模块、下拉控制模块、复位模块以及下拉模块。本发明专利技术实施例用于对栅线实现扫描驱动。

【技术实现步骤摘要】
【专利摘要】本专利技术实施例提供一种移位寄存器单元、栅极驱动电路及显示装置,涉及显示
,采用四个时钟信号CLK进行驱动,能够实现直流双向下拉、双向扫描。该移位寄存器单元包括双向扫描预充电模块、上拉模块、下拉控制模块、复位模块以及下拉模块。本专利技术实施例用于对栅线实现扫描驱动。【专利说明】一种移位寄存器单元、栅极驱动电路及显示装置
本专利技术涉及显示
,尤其涉及一种移位寄存器单元、栅极驱动电路及显示装置。
技术介绍
薄膜晶体管液晶显不器(ThinFilm Transistor-Liquid Crystal Display,TFT-LCD)是由水平和垂直两个方向的栅线和数据线交叉定义的像素矩阵构成的,当TFT-1XD进行显示时,通过栅线上的栅极(Gate)驱动依次从上到下对每一像素行输入一定宽度的方波进行选通,再通过数据线上的源极(Source)驱动将每一行像素所需的信号依次从上往下输出,当分辨率较高时,显示器的栅极驱动和源极驱动的输出均较多,驱动电路的长度也将增大,这将不利于模组驱动电路的绑定(Bonding)工艺。为了解决上述问题,现有显示器的制造常采用GOA (Gate Driver on Array,阵列基板行驱动)电路的设计,将TFT (Thin Film Transistor,薄膜场效应晶体管)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省掉栅极驱动电路的Bonding区域以及外围布线空间,从而实现显示面板的两边对称和窄边框的美观设计。在LTPS (low-temperature polysilicon technology,低温多晶娃技术)GOA 电路设计中,可以米用 CMOS (Complementary Metal Oxide Semiconductor,互补金属氧化物)GOA电路,其由P型和N型TFT共同构成的互补型集成电路。因此在电路的制作过程中需要同时保障两种TFT的性能,从而增加了 LTPS工艺的复杂性和难度。降低了 TFT的特性和良率以及增加了生产成本。现有技术中为了降低生产成本可以采用单一的MOS GOA电路。如图1所示的NMOSLTPS GOA单元电路,具有单向扫描(0UT_n-l)、上拉控制(使得信号输出端为0UT_n输出高电平)和单向直流下拉(将信号输出端为0UT_n下拉至低电平)等特点。而单向扫描的GOA电路的适用范围相对较小。并且,该GOA电路的本级信号输出端0爪_11仅仅通过晶体管MOl在导通时下拉至低电平。因此当干扰信号导致晶体管MOl误断开时,则无法实现对本级信号输出端0爪_11的下拉。所以该单向下拉的方式会降低GOA电路的稳定性。此外,上述单一的MOS GOA电路采用两个时钟信号CLK和CLKB进行驱动,这样一来,在GOA电路的一个工作周期内只有两个时钟信号CLK和CLKB对其进行驱动,因此该GOA电路需要很大的外部驱动能力,从而导致电路功耗增大,降低了 GOA电路的使用寿命。
技术实现思路
本专利技术的实施例提供一种移位寄存器单元、栅极驱动电路及显示装置。采用四个时钟信号CLK进行驱动,能够实现直流双向下拉、双向扫描。为达到上述目的,本专利技术的实施例采用如下技术方案:本专利技术实施例的一方面提供一种移位寄存器单兀,包括:双向扫描预充电模块、上拉模块、下拉控制模块、复位模块以及下拉模块;所述双向扫描预充电模块,分别连接第一信号输入端、第一电压端、第二信号输入端、第二电压端以及上拉控制节点,用于根据所述第一信号输入端以及所述第二信号输入端输入的信号控制所述上拉控制节点的电位,所述上拉控制节点为所述双向扫描预充电模块与所述上拉模块的连接点;所述上拉模块,分别连接所述上拉控制节点、第一时钟信号端以及本级信号输出端,用于在所述上拉控制节点的电位控制下使得所述本级信号输出端输出所述第一时钟信号端的信号;所述下拉控制模块,分别连接第二时钟信号端、第三时钟信号端、第四时钟信号端以及下拉控制节点;用于根据所述第二时钟信号端、所述第三时钟信号端、和所述第四时钟信号端输入的信号控制所述下拉控制节点的电位,所述下拉控制节点为所述下拉控制模块与所述下拉模块的连接点;所述复位控制模块,分别连接第三信号输入端和所述下拉控制节点,用于根据所述第三信号输入端输入的信号控制所述下拉控制节点的电位,并在所述下拉控制节点电位的控制下在移位寄存器单元工作前将所述上拉控制节点的电位以及所述本级信号输出端输出信号的电位进行复位;所述下拉模块,分别连接所述下拉控制节点、所述上拉控制节点、第三电压端和所述本级信号输出端,用于在所述下拉控制节点的电位控制下将所述上拉控制节点的电位以及所述本级信号输出端输出的信号下拉至所述第三电压端的电平。本专利技术实施例的另一方面提供一种栅极驱动电路,包括如上所述的任意一种移位寄存器单元;除第一级移位寄存器单元外,其余每个移位寄存器单元的信号输入端连接与其相邻的上一级移位寄存器单元的本级信号输出端;除最后一级移位寄存器单元外,其余每个移位寄存器单元的本级信号输出端与其相邻的下一级移位寄存器单元的信号输入端相连接。本专利技术实施例的又一方面提供一种显示装置,包括如上所述的栅极驱动电路。本专利技术实施例提供一种移位寄存器单元、栅极驱动电路及显示装置,该移位寄存器单元包括双向扫描预充电模块、上拉模块、下拉控制模块、复位模块以及下拉模块。这样一来,可以根据双向扫描预充电模块的第一信号输入端和第二信号输入端输入不同的电压信号对上述移位寄存器单元实现双向扫描从而扩大该栅极驱动电路的适用范围,并且通过下拉模块将上拉控制节点的电位以及本级信号输出端的信号下拉至低电平,从而使得上述移位寄存器单元具有双向下拉的特点,此外该移位寄存器单元在一个工作周期内通过四个时钟信号进行驱动从而能够降低电路功耗。【专利附图】【附图说明】为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为现有技术提供的一种移位寄存器单兀的结构不意图;图2为本专利技术实施例提供的一种移位寄存器单元的结构示意图;图3为本专利技术实施例提供的另一种移位寄存器单元的结构示意图;图4a为本专利技术实施例提供的一种移位寄存器单元工作信号时序波形图;图4b为本专利技术实施例提供的另一种移位寄存器单元工作信号时序波形图;图5、图6、图7、图8为本专利技术实施例提供的一种移位寄存器单元的工作状态示意图;图9、图10、图11为本专利技术实施例提供的另一种移位寄存器单元的工作状态示意图;图12为本专利技术实施例提供的又一种移位寄存器单元的结构示意图;图13为本专利技术实施例提供的一种栅极驱动电路的结构示意图;图14a为本专利技术实施例提供的一种栅极驱动电路的信号时序波形图;图14b为本专利技术实施例提供的另一栅极驱动电路的信号时序波形图。【具体实施方式】下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有本文档来自技高网
...

【技术保护点】
一种移位寄存器单元,其特征在于,包括:双向扫描预充电模块、上拉模块、下拉控制模块、复位模块以及下拉模块;所述双向扫描预充电模块,分别连接第一信号输入端、第一电压端、第二信号输入端、第二电压端以及上拉控制节点,用于根据所述第一信号输入端以及所述第二信号输入端输入的信号控制所述上拉控制节点的电位,所述上拉控制节点为所述双向扫描预充电模块与所述上拉模块的连接点;所述上拉模块,分别连接所述上拉控制节点、第一时钟信号端以及本级信号输出端,用于在所述上拉控制节点的电位控制下使得所述本级信号输出端输出所述第一时钟信号端的信号;所述下拉控制模块,分别连接第二时钟信号端、第三时钟信号端、第四时钟信号端以及下拉控制节点;用于根据所述第二时钟信号端、所述第三时钟信号端、和所述第四时钟信号端输入的信号控制所述下拉控制节点的电位,所述下拉控制节点为所述下拉控制模块与所述下拉模块的连接点;所述复位模块,分别连接第三信号输入端和所述下拉控制节点,用于根据所述第三信号输入端输入的信号控制所述下拉控制节点的电位,并在所述下拉控制节点电位的控制下在移位寄存器单元工作前将所述上拉控制节点的电位以及所述本级信号输出端输出信号的电位进行复位;所述下拉模块,分别连接所述下拉控制节点、所述上拉控制节点、第三电压端和所述本级信号输出端,用于在所述下拉控制节点的电位控制下将所述上拉控制节点的电位以及所述本级信号输出端输出的信号下拉至所述第三电压端的电平。...

【技术特征摘要】

【专利技术属性】
技术研发人员:谭文祁小敬
申请(专利权)人:京东方科技集团股份有限公司 成都京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1