一种数据传输平台制造技术

技术编号:9833367 阅读:85 留言:0更新日期:2014-04-01 23:56
本发明专利技术提供了一种数据传输平台,包括音视频解码芯片、FPGA芯片和高速接口芯片,所述FPGA芯片分别与所述音视频解码芯片和所述高速接口芯片通信;其中,所述音视频解码芯片,用于接收音视频数据源,并将所述音视频数据源由模拟信号转换成数字信号,还用于将转换成的数字信号以预定协议规范的格式输出;所述FPGA芯片,用于采集并处理由所述音视频解码芯片传输的数字信号;所述高速接口芯片,用于接收由所述FPGA芯片传输到的信号,并将接收到的信号转换成能够被显示终端识别的信号。通过本发明专利技术实施例提供的数据传输平台上的各个芯片保证了高速信号在传输过程中的信号的完整性以及采集信号的准确性,保证了高速信号的正确传输。

【技术实现步骤摘要】
一种数据传输平台
本专利技术涉及数据传输
,特别涉及一种数据传输平台。
技术介绍
在数据传输
,为了能够准确地传输数据,现有技术中存在多种数据传输平台。这些数据传输平台能够满足视频格式为低格式的数据传输。由于高速信号速率块,容易出现信号数据与信号时钟的移位,而现有技术中的数据传输平台的结构设计中没有考虑到信号的串扰、反射等因素,当采用现有技术中通用的数据传输平台来传输视频格式为高格式的数据源时,在高速接口采集数据过程中,经常会在接收前端数据时出现误码或者是在接收之前时钟信号就很差,从而导致接口采集的信号误码率高,进一步导致数据传输失败。
技术实现思路
有鉴于此,为了解决视频格式为高格式的数据源在数据传输过程中信号采集误码率高的问题,本专利技术提供了一种数据传输平台,以保证高格式的数据的稳定正确地传输。为了解决上述技术问题,本专利技术采用了如下技术方案:一种数据传输平台,包括音视频解码芯片、FPGA芯片和高速接口芯片,所述FPGA芯片分别与所述音视频解码芯片和所述高速接口芯片通信;其中,所述音视频解码芯片,用于接收音视频数据源,并将所述音视频数据源由模拟信号转换成数字信号,还用于将转换成的数字信号以预定协议规范的格式输出;所述FPGA芯片,用于采集并处理由所述音视频解码芯片传输的数字信号;所述高速接口芯片,用于接收由所述FPGA芯片传输到的信号,并将接收到的信号转换成能够被显示终端识别的信号。优选的,由音视频解码芯片向FPGA芯片传输数据信号的方式为并行。优选的,所述音视频解码芯片上设置有输出接口,所述输出接口电平采用TTL电平标准。优选的,所述FPGA芯片上设置有输入接口,所述FPGA芯片上的输入接口配置与所述音视频解码芯片上的输出接口相同的电压标准。优选的,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,由音视频解码芯片引出的源时钟走线和数据走线到所述FPGA芯片上的输入接口的距离相等。优选的,所述音视频解码芯片上设置有输出接口,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,所述音视频解码芯片上的输出接口和所述FPGA芯片上的输入接口的连接线路上设置有电阻。优选的,所述电阻相距所述FPGA芯片上的输入接口的距离小于所述电阻相距所述音视频解码芯片的输出接口的距离。优选的,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,所述音视频解码芯片和所述FPGA芯片上的输入接口通过预设卡槽连接,所述预设卡槽的一头设置有公口,另外一头设置有母孔,所述公口与所述音视频解码芯片的PCB板上的过孔连接,所述母孔焊盘钳在所述FPGA芯片的输入接口上。优选的,所述FPGA芯片上设置有多个用于接收由音视频解码芯片输出数据的输入接口,相邻所述输入接口之间通过一对接地隔开。优选的,所述数字信号包括时钟信号、RGB信号、HS信号、VS信号和DE信号中的至少一种。优选的,所述FPGA芯片内部设置有高速接口LVDS,所述高速接口LVDS与所述高速接口芯片的接口匹配使用。优选的,所述音视频数据源的格式为VGA、CVBS、HDMI、YPbPr、S-video中的一种。优选的,所述高速接口芯片用于MHL-TX的信号输出。优选的,还包括,显示终端,用于显示由所述高速接口芯片传送的数据信号。本专利技术实施例提供的数据传输平台,该数据传输平台上的音视频解码芯片可以接收高格式的数据源,并将该数据源转换成数字信号,还将转换来的数字信号以符合预定协议规范的音视频格式输出,然后,FPGA芯片对该符合预定协议规范的音视频格式数据进行采集和处理,然后由高速接口芯片接收,最终由高速接口芯片将信号转换成能够被显示终端识别的信号。通过这一系列的传输路径,高格式音视频数据源能够被正确地传输并最终在显示终端上显示,从而完成了高格式音视频数据源的传输。通过本专利技术实施例提供的数据传输平台上的各个芯片保证了高速信号在传输过程中的信号的完整性以及采集信号的准确性,保证了高速信号的正确传输。附图说明为了清楚地理解本专利技术实施例所述的具体实施方式,下面对描述具体实施方式时用到的附图进行简要说明。显而易见地,下面描述的附图仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术实施例提供的数据传输平台拓扑图;图2是本专利技术实施例的FPGA系统的一种拓扑图;图3是本专利技术实施例的FPGA系统的另一拓扑图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整的描述,显然,所描述的实施例是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。正如
技术介绍
部分所述,现有的数据传输平台无法满足高速信号例如高格式的音视频数据的传输。为了确保高速信号的正确传输,本专利技术提供了一种数据传输平台。结合图1对本专利技术实施例提供的数据传输平台进行详细说明。如图1所示,本专利技术实施例提供的数据传输平台包括,音视频解码芯片100、FPGA芯片200和高速接口芯片300,其中,FPGA芯片200分别与音视频解码芯片100和高速接口芯片300进行通信。为了实现数据传输,该数据传输平台上的音视频解码芯片100、FPGA芯片200以及高速接口芯片300上均设置有输入/输出接口。该输入/输出接口可以为同一个接口,也可以分别为独立的两个接口。其中,上游芯片上的输出接口与下游芯片的输入接口连接,从而实现数据的传输。在该数据传输平台中,音视频解码芯片100位于FPGA芯片200的上游,通过该音视频解码芯片100上的输入接口接收音视频数据源,而且由于音视频数据源通常为模拟信号,所以为了能够使数据源被FPGA芯片采集,音视频解码芯片100还用于将接收到的音视频数据源转换成数字信号,该音视频解码芯片100还用于将转换来的数字信号以符合预定协议规范的音视频格式输出。所述数字信号包括时钟信号、RGB信号、HS信号、VS信号和DE信号中的至少一种。在本专利技术实施例中,音视频解码芯片100支持的视频格式包括PAL、NTSC、480P、720P、1080i、1080p、3D720P、3D1080P、4K*2K等一些低速到高速的视频格式。本专利技术实施例中的音视频解码芯片100可以为接收数据源格式为VGA、CVBS、HDMI、YPbPr、S-video的数据源的音视频解码芯片。由该音视频解码芯片100转换输出的数字信号的格式可以为RGB、HS、VS、DE,该音视频解码芯片100转换成的数据压缩格式可以为RGB444、YCbCr444、YCbCr422、bt656、bt601等。由该音视频解码芯片100输出的音频数字信号可以为IIS或SPDIF。输出的数字信号的视频格式可以为RGB44430bit、RGB44424bit,YCbCr44424bit,YcbCr42216bit、YcbCr4228bit,输出的音频可以支持L-PCM、DOLBY、DTS音频格式。在本专利技术实施例中,FPGA芯片200用于采集并处理由音视频解码芯片100传送来的数字信号。需要说明的是,在FPGA本文档来自技高网
...
一种数据传输平台

【技术保护点】
一种数据传输平台,其特征在于,包括音视频解码芯片、FPGA芯片和高速接口芯片,所述FPGA芯片分别与所述音视频解码芯片和所述高速接口芯片通信;其中,所述音视频解码芯片,用于接收音视频数据源,并将所述音视频数据源由模拟信号转换成数字信号,还用于将转换成的数字信号以预定协议规范的格式输出;所述FPGA芯片,用于采集并处理由所述音视频解码芯片传输的数字信号;所述高速接口芯片,用于接收由所述FPGA芯片传输到的信号,并将接收到的信号转换成能够被显示终端识别的信号。

【技术特征摘要】
1.一种数据传输平台,其特征在于,包括音视频解码芯片、FPGA芯片和高速接口芯片,所述FPGA芯片分别与所述音视频解码芯片和所述高速接口芯片通信;其中,所述音视频解码芯片,用于接收音视频数据源,并将所述音视频数据源由模拟信号转换成数字信号,还用于将转换成的数字信号以预定协议规范的格式输出;所述FPGA芯片,用于采集并处理由所述音视频解码芯片传输的数字信号;所述高速接口芯片,用于接收由所述FPGA芯片传输到的信号,并将接收到的信号转换成能够被显示终端识别的信号;所述音视频解码芯片上设置有输出接口,所述FPGA芯片上设置有与所述音视频解码芯片连接的输入接口,所述音视频解码芯片上的输出接口和所述FPGA芯片上的输入接口的连接线路上设置有电阻;所述电阻相距所述FPGA芯片上的输入接口的距离小于所述电阻相距所述音视频解码芯片的输出接口的距离。2.根据权利要求1所述的数据传输平台,其特征在于,由音视频解码芯片向FPGA芯片传输数据信号的方式为并行。3.根据权利要求1所述的数据传输平台,其特征在于,所述音视频解码芯片上设置有输出接口,所述输出接口电平采用TTL电平标准。4.根据权利要求3所述的数据传输平台,其特征在于,所述FPGA芯片上设置有输入接口,所述FPGA芯片上的输入接口配置与所述音视频解码芯片上的输出接口相同的电压标准。5.根据权利要求1所述的数据传输平台,其特征在于,所述FPGA芯片上设置有与所述音视频解码...

【专利技术属性】
技术研发人员:许林
申请(专利权)人:龙迅半导体科技合肥有限公司
类型:发明
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1