一种选通驱动电路、栅极驱动电路及显示装置制造方法及图纸

技术编号:9828747 阅读:194 留言:0更新日期:2014-04-01 17:54
本发明专利技术公开了一种选通驱动电路、栅极驱动电路及显示装置,用以提供一种在不同时刻能够灵活选择不同的待选通的电路的选通驱动电路。所述选通驱动电路至少包括:两个选通控制子电路和两个选通驱动子电路,一个选通控制子电路与一个选通驱动子电路相对应;各选通控制子电路的输入端分别与选通信号端相连,输出端分别与其对应的选通驱动子电路的第一输入端相连;各选通驱动子电路的第二输入端都与输入信号源相连,各选通驱动子电路的输出端为选通端;在同一时刻,通过所述选通信号端输出的第一选通信号和第二选通信号控制所述各选通控制子电路,使得仅有一个选通驱动子电路的选通端被选通,被选通的选通端输出所述输入信号源输入的信号。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种选通驱动电路、栅极驱动电路及显示装置,用以提供一种在不同时刻能够灵活选择不同的待选通的电路的选通驱动电路。所述选通驱动电路至少包括:两个选通控制子电路和两个选通驱动子电路,一个选通控制子电路与一个选通驱动子电路相对应;各选通控制子电路的输入端分别与选通信号端相连,输出端分别与其对应的选通驱动子电路的第一输入端相连;各选通驱动子电路的第二输入端都与输入信号源相连,各选通驱动子电路的输出端为选通端;在同一时刻,通过所述选通信号端输出的第一选通信号和第二选通信号控制所述各选通控制子电路,使得仅有一个选通驱动子电路的选通端被选通,被选通的选通端输出所述输入信号源输入的信号。【专利说明】一种选通驱动电路、栅极驱动电路及显示装置
本专利技术涉及显示
,尤其涉及一种选通驱动电路、栅极驱动电路及显示装置。
技术介绍
近年来,随着半导体科技的蓬勃发展,便携式电子产品及平面显示器产品也随之兴起。TFT(Thin Film Transistor,薄膜晶体管)液晶显示器由于具有操作电压低、无福射线散射、重量轻以及体积小等优点,已逐渐成为各种电子产品的标准输出设备。随着各种显示设备,如手机、平板电脑(PAD)等系统集成度越来越高,厚度越来越薄,系统的CPU(Central Processing Unit,中央处理器)从先前的单核升级到现在的双核、四核和八核乃至更多核产品系统陆续问市,系统耗电越来越高,市场对手机和PAD的续航时间的要求也越来越高,从而持续降低显示设备的功耗成为系统厂商和面板厂商持续追求的目标。TFT液晶显示器一般由水平和垂直两个方向排列的像素矩阵构成,TFT液晶显示器进行显示时,通过移位寄存器(Shift Register,简称SR)产生栅极输入信号,即驱动电路的输出信号Gl、G2......? Gn,从第一行到最后一行依次扫描各行像素,如图1所不。每一个移位寄存器的输入端接收栅极驱动时钟信号CTV,在第一级移位寄存器单元SRl的输入端接收栅极扫描触发信号STV。在现有TFT液晶显示器设计中,当TFT液晶显示器处于部分显示状态时会进行扫黑动作,即TFT液晶显示器的栅极会从上到下逐行进行扫描,而源极驱动信号(即数据线)一直保持在低电平,未对TFT液晶显示器进行充电,从而降低源极驱动芯片的功耗。但是现有的电路设计只是降低了源极驱动电路的功耗,并没有降低栅极驱动电路的功耗,栅极驱动电路不论在栅扫描行是否需要开启时同时驱动所有行的栅线,对驱动栅线的选择不够灵活,造成液晶显示器的总体功耗仍然很大。
技术实现思路
本专利技术实施例提供了一种选通驱动电路、栅极驱动电路及显示装置,用以提供一种在不同时刻能够灵活选择不同的待选通的电路的选通驱动电路。所述选通驱动电路至少包括:两个选通控制子电路和两个选通驱动子电路,一个选通控制子电路与一个选通驱动子电路相对应;各选通控制子电路的输入端分别与选通信号端相连,输出端分别与其对应的选通驱动子电路的第一输入端相连;各选通驱动子电路的第二输入端都与输入信号源相连,各选通驱动子电路的输出端为选通端;在同一时刻,通过所述选通信号端输出的第一选通信号和第二选通信号控制所述各选通控制子电路,使得仅有一个选通驱动子电路的选通端被选通,被选通的选通端输出所述输入信号源输入的信号。较佳地,所述两个选通控制子电路分别为第一选通控制子电路和第二选通控制子电路;两个选通驱动子电路分别为第一选通驱动子电路和第二选通驱动子电路;还包括:第三选通控制子电路和第三选通驱动子电路。较佳地,还包括:第四选通控制子电路和第四选通驱动子电路。较佳地,所述第一选通驱动子电路包括:第一导通用薄膜晶体管和第一关断用薄膜晶体管;所述第一导通用薄膜晶体管的栅极和第一关断用薄膜晶体管的栅极与所述第一选通控制子电路相连;第一导通用薄膜晶体管的源极和第一关断用薄膜晶体管的源极相连,同时与第一选通端相连;第一导通用薄膜晶体管的漏极与所述输入信号源相连;第一关断用薄膜晶体管的漏极与低电平信号源相连;所述第二选通驱动子电路包括:第二导通用薄膜晶体管和第二关断用薄膜晶体管;所述第二导通用薄膜晶体管的栅极和第二关断用薄膜晶体管的栅极与所述第二选通控制子电路相连;第二导通用薄膜晶体管的源极和第二关断用薄膜晶体管的源极相连,同时与第二选通端相连;第二导通用薄膜晶体管的漏极与所述输入信号源相连;第二关断用薄膜晶体管的漏极与低电平信号源相连;所述第一导通用薄膜晶体管和第二导通用薄膜晶体管为p型薄膜晶体管,所述第一关断用薄膜晶体管和第二关断用薄膜晶体管为n型薄膜晶体管。较佳地,所述第三选通驱动子电路包括:第三导通用薄膜晶体管和第三关断用薄膜晶体管;所述第三导通用薄膜晶体管的栅极和第三关断用薄膜晶体管的栅极与所述第三选通控制子电路相连;第三导通用薄膜晶体管的源极和第三关断用薄膜晶体管的源极相连,同时与第一选通端相连;第三导通用薄膜晶体管的漏极与所述输入信号源相连;第三关断用薄膜晶体管的漏极与低电平信号源相连;所述第四选通驱动子电路包括:第四导通用薄膜晶体管和第四关断用薄膜晶体管;所述第四导通用薄膜晶体管的栅极和第四关断用薄膜晶体管的栅极与所述第四选通控制子电路相连;第四导通用薄膜晶体管的源极和第四关断用薄膜晶体管的源极相连,同时与第一选通端相连;第四导通用薄膜晶体管的漏极与所述输入信号源相连;第四关断用薄膜晶体管的漏极与低电平信号源相连;所述第三导通用薄膜晶体管和第四导通用薄膜晶体管为p型薄膜晶体管,所述第三关断用薄膜晶体管和第四关断用薄膜晶体管为n型薄膜晶体管。较佳地,所述选通信号端包括第一选通信号端和第二选通信号端;第一选通信号端和第二选通信号端分别用于输出所述第一选通信号和第二选通信号。较佳地,所述第一选通控制子电路包括:第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管;所述第一薄膜晶体管的源极与所述第一导通用薄膜晶体管的栅极和第一关断用薄膜晶体管的栅极相连,栅极和漏极与所述第一选通信号端相连;所述第二薄膜晶体管的源极与所述第一薄膜晶体管的源极相连,栅极和漏极与所述第二选通信号端相连;所述第三薄膜晶体管的源极与第四薄膜晶体管的漏极相连,源极和栅极与高电平信号源相连;所述第四薄膜晶体管的栅极与第二薄膜晶体管的源极相连,源极与低电平信号源相连;所述第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管为n型薄膜晶体管。较佳地,所述第二选通控制子电路包括:第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管和第九薄膜晶体管;所述第五薄膜晶体管的源极与所述第七薄膜晶体管的栅极相连,栅极和漏极与所述第二选通信号端相连;所述第六薄膜晶体管的源极与第七薄膜晶体管的漏极相连,源极和栅极与高电平信号源相连;所述第七薄膜晶体管的源极与低电平信号源相连;所述第八薄膜晶体管的源极与所述第二导通用薄膜晶体管的栅极和第二关断用薄膜晶体管的栅极相连,栅极和漏极与所述第七薄膜晶体管的漏极相连;所述第九开关晶体管的栅极和漏极与所述第一选通信号端相连;所述第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管和第九薄膜晶体管为n型薄膜晶体管。较佳地,所述第二选通控制子电路包括:第八薄膜晶体管和第九薄膜本文档来自技高网
...

【技术保护点】
一种选通驱动电路,其特征在于,至少包括:两个选通控制子电路和两个选通驱动子电路,一个选通控制子电路与一个选通驱动子电路相对应;各选通控制子电路的输入端分别与选通信号端相连,输出端分别与其对应的选通驱动子电路的第一输入端相连;各选通驱动子电路的第二输入端都与输入信号源相连,各选通驱动子电路的输出端为选通端;在同一时刻,通过所述选通信号端输出的第一选通信号和第二选通信号控制所述各选通控制子电路,使得仅有一个选通驱动子电路的选通端被选通,被选通的选通端输出所述输入信号源输入的信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:郑亮亮金婷婷徐飞
申请(专利权)人:合肥京东方光电科技有限公司 京东方科技集团股份有限公司
类型:发明
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1