The invention relates to the technical field of digital communication, and discloses a modulation signal source. The modulation signal source includes: two point frequency source, a DDS two, a mixer and a FPGA control circuit, the output of the first frequency source and coupled to DDS and the first mixer, at the same time as the vibration signal of the reference clock signal DDS and the first mixer output coupling; second frequency source. The second mixer, as the vibration signal of the second mixer; DDS and FPGA control circuit and the output signal of the DDS interaction, the internal FPGA clock signal as a control circuit; the first mixer and the second mixer on output end is connected with the DDS, the output signal of the DDS two mixing. Compared with the prior art, the technical scheme of the invention will signal the same devices have also applied to multiple, which makes the system more simple structure, thereby reducing the size of the module, reducing the module cost, and improve the quality of signal modulation.
【技术实现步骤摘要】
调制信号源
本专利技术涉及数字通信
,特别涉及一种调制信号源。
技术介绍
MSK(MinimumShiftKeying,最小移频键控)信号由于具有包络恒定、相位连续、频率功率密度集中、可靠性高等特点,被广泛运用于微波、短波以及卫星通信中。对于MSK调制信号来说,其码速率越高,抗干扰能力也越强,通信的保密性越好,数据吞吐能量也越大。传统的实现MSK调制信号的方式如图1所示,其信号源是利用两路信号混频叠加后得到,若是以这种方式来实现MSK信号,将用到多个分立的数字和模拟器件,这势必会增加系统的体积,提高系统的调试难度,并增加系统的开发成本。并且图1中的方案采用了四个混频电路来实现,而对于混频电路来说,其本振泄露以及镜频信号对射频信号的影响是非常大的,这种影响有时可以通过滤波器滤除,有时却很难滤除,因此这种方案实现起来是很有难度的。虽然现在还有另外的两种方式来实现MSK信号:一种是利用DDS的特点,用FPGA(或单片机)控制DDS直接产生MSK信号;第二种是利用FPGA模拟DDS的部分功能,信号由FPGA输出后,经D/A转换产生MSK信号。但这两种方式依然存在很多缺点,比如输出频率一般在100MHz以下,不能实现L波段及以上频率的射频输出;并且据公开的文献记载,以这两种方式实现的MSK调制信号,其码速率较低,均在1Mb/s以下。
技术实现思路
针对现有技术的上述缺陷,本专利技术所要解决的技术问题是如何以简单的构造实现高码速率、高信号质量的MSK调制信号。为解决上述技术问题,本专利技术提供了一种调制信号源,所述调制信号源包括:两个点频源、一个DDS、两个混频器以 ...
【技术保护点】
一种调制信号源,其特征在于,所述调制信号源包括:两个点频源、一个DDS、两个混频器以及FPGA控制电路,其中,第一点频源的输出同时耦接所述DDS及第一混频器,同时作为所述DDS的参考时钟信号和所述第一混频器的本振信号;第二点频源的输出耦接第二混频器,作为所述第二混频器的本振信号;所述DDS与所述FPGA控制电路交互,以所述DDS内部的输出信号作为所述FPGA控制电路的时钟信号;所述第一混频器和所述第二混频器串接于所述DDS的输出端,对所述DDS的输出信号进行二次混频。
【技术特征摘要】
1.一种调制信号源,其特征在于,所述调制信号源包括:两个点频源、一个DDS、两个混频器以及FPGA控制电路,其中,第一点频源的输出同时耦接所述DDS及第一混频器,同时作为所述DDS的参考时钟信号和所述第一混频器的本振信号;第二点频源的输出耦接第二混频器,作为所述第二混频器的本振信号;所述DDS与所述FPGA控制电路交互,以所述DDS内部的输出信号作为所述FPGA控制电路的时钟信号,且所述FPGA控制电路为所述DDS提供MSK信号控制码;所述第一混频器和所述第二混频器串接于所述DDS的输出端,对所述DDS的输出信号进行二次混频。2.如权利要求1所述的调制信号源,其特征在于,所述DDS的输出信号为MSK调制信号。3.如权利要求1所述的调制信号源,...
【专利技术属性】
技术研发人员:杨杰,孙敏,杨光,
申请(专利权)人:四川九洲电器集团有限责任公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。