基于DDS相位累加器地址修正的MSK调制信号生成方法技术

技术编号:9436303 阅读:222 留言:0更新日期:2013-12-12 01:43
本发明专利技术公开了一种基于DDS相位累加器地址修正的MSK调制信号生成方法。其实现步骤是:(1)设定产生载波与数据DDS信号的各个相位累加器值;(2)读入N位并行数据并进行串并转换后得到串行序列Y;(3)分别调整Q路数据输出地址和I路数据输出地址;(4)计算I、Q路的DDS数据输出地址最终值,并更新I、Q路的地址基值和载波输出地址最终值;(5)通过I、Q路的DDS数据输出的地址最终值和载波输出地址最终值产生I、Q路的DDS数据信号与载波信号,并输出数据码元的MSK信号;(6)储存数据码元的MSK信号并调整数据指针,输出整个序列Y的MSK信号。本发明专利技术具有实现步骤简单,运算误差及错误率小的优点,可用于无线电通信中。

【技术实现步骤摘要】

【技术保护点】
一种基于DDS相位累加器地址修正的MSK调制信号生成方法,包括:(1)设定产生载波与直接数字频率合成DDS数据信号的I,Q两路相位累加器的载波输出地址最终值分别为:addrIb=addr0I,addrQb=addr0Q,修正值分别为:addrjI和addrjQ;其中,addrjI和addr0I分别为I路相位累加器的地址修正值与初值;addrjQ和addr0Q分别为Q路相位累加器的地址修正值与初值;(2)读入一个N位并行数据,对其进行串并转换后得到串行序列Y={Y1,Y2,Y3,…,YN},其中,Yn∈{0,1},n=1,2,…,N,并设定串行序列初值Y0=1,Y的数据指针为k,k的初始值为0,最大值为N;设定Y的总周期为T,Y中的每个数据码元Yn的周期为Tb。(3)调整Q路数据输出地址,若mod(T,Tb)≠0,则令Q路修正值addrjQ等于0;若mod(T,Tb)=0,则从串行序列Y中取出Y2k+1和Y2k两个连续的数,调整Q路修正值addrjQ,即:addrjQ=0|Y2k+1-Y2k|=0addrmax/2|Y2k+1-Y2k|=1,其中mod函数为两数取其余,addrmax为角函数表的最大寻址容量;(4)调整I路数据输出地址,若mod(T,Tb)≠Tb/2,则令I路修正值addrjI等于0;若mod(T,Tb)=Tb/2,则从串行序列Y中取出Y2k+2和Y2k+1两个连续的数,调整I路修正值addrjI,即:addrjI=0|Y2k+2-Y2k+1|=0addrmax/2|Y2k+2-Y2k+1|=1,(5)计算并更新I、Q路的地址值:(5a)分别输入I路的地址基值addrbIa和Q路的地址基值addrbQa,并根据步骤(3)和步骤(4)得出的I、Q路地址修正值,计算I、Q路的DDS数据输出地址最终值addrIa、addrQa:addrIa=mod(addrbIa+addrjI,addrmax)addrQa=mod(addrbQa+addrjQ,addrmax),(5b)分别将I路的地址基值addrbIa、Q路的地址基值addrbQa、I路载波输出地址最终值addrIb和Q路载波输出地址最终值addrQb更新为:addrbIa=mod(addrbIa+addrca,addrmax)addrbQa=mod(addrbQa+addrca,addrmax)addrIb=mod(addrIb+addrca,addrmax)addrQb=mod(addrQb+addrca,addrmax)式中,addrca、addrcb分别为DDS数据和载波的频率控制字;(6)生成每个数据码元Yn的MSK输出信号,若mod(T,1/fc)≠0,则令数据码元Yn的MSK输出信号ymsk等于0;若mod(T,1/fc)=0,则先产生I、Q两路的载波ycI与ycQ及DDS数据信号ydI与ydQ,再求得数据码元Yn的MSK输出信号ymsk,即:ymsk=ycI·ydI?ycQ·ydQ,式中,fc为载波频率;(7)生成整个数据序列Y的MSK输出信号:将步骤(6)得出的数据码元Yn的MSK输出信号ymsk值储存到寄存器中,每储存一次则对数据指针k加1,并计算MSK调制信号的总周期T=T?Tb,判断mod(T,Tb/2)是否为0:若mod(T,Tb/2)≠0,返回步骤3;若mod(T,Tb/2)=0且k=(8/2)–1,则停止循环,并输出数据序列Y生成的MSK调制信号YMSK。...

【技术特征摘要】

【专利技术属性】
技术研发人员:袁晓光冯冬竹何晓川白渊杰邓鉴
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1