接口电路、接口系统以及对信号进行接口传输的方法技术方案

技术编号:9519280 阅读:78 留言:0更新日期:2014-01-01 16:55
一种接口电路、接口系统以及对信号进行接口传输的方法。所述接口电路包括去串行化器和帧检测电路。所述去串行化器包括:串行输入端子,用于接收串行信号,所述串行信号包括帧开始代码;多个第一输出端子,用于输出基于接收的串行信号的多个并行信号,所述多个并行信号中的一个信号是包括帧开始代码的帧信号。所述帧检测电路被构造为检测在所述多个第一输出端子的一个输出端子处的帧信号。

【技术实现步骤摘要】
【专利摘要】一种。所述接口电路包括去串行化器和帧检测电路。所述去串行化器包括:串行输入端子,用于接收串行信号,所述串行信号包括帧开始代码;多个第一输出端子,用于输出基于接收的串行信号的多个并行信号,所述多个并行信号中的一个信号是包括帧开始代码的帧信号。所述帧检测电路被构造为检测在所述多个第一输出端子的一个输出端子处的帧信号。【专利说明】本申请要求于2012年6月7日提交到韩国知识产权局的第10-2012-0060777号韩国专利申请以及于2012年12月26日提交到USPTO的第13/726,870号美国专利申请的的优先权,所述申请的内容通过引用完整地合并与此。
示例实施例总体涉及信号传送,更具体地讲,涉及接口电路、接口系统以及对在具有并行接口的装置之间传送的信号进行接口传输的方法。
技术介绍
根据半导体技术的发展,各种电子装置(诸如,应用处理器装置、存储器装置、显示装置等)被开发为具有更小的尺寸、更高的性能以及更快的速度。需要通过数量减少的传输线,以更高的速度执行更高性能的装置之间的信号传送。响应于这种需求,可采用串行通信,使得多个并行信号被发送装置串行化,并且串行化的信号经过传输线传送,然后接收的信号被接收装置去串行化为多个并行信号。传统的串行通信需要过多的信息(诸如,包括在串行化的信号中的包头和尾)以及用于传送的串行信号的编码和解码的复杂逻辑,从而增加通信系统的传送延迟和大小。
技术实现思路
一些示例实施例针对接口电路、存储器系统以及特定方法。在一个实施例中,一种接口电路包括去串行化器和帧检测电路。所述去串行化器包括:串行输入端子,接收串行信号,所述串行信号包括帧开始代码;多个第一输出端子,输出基于接收的串行信号的多个并行信号。所述多个并行信号中的一个信号是包括帧开始代码的帧信号。所述路径转换器被构造为在所述多个并行信号中检测检测帧信号并基于检测结果转换所述多个并行信号的输出路径。在另一实施例中,一种对信号进行接口传输的方法包括:在去串行化器处,接收包括与多个数据比特交织的帧代码的串行信号;从去串行化器输出多个并行信号,所述多个并行信号中的一个信号是包括帧代码的帧信号,所述多个并行信号中的剩余信号是并行数据信号,每一个并行数据信号包括来自所述多个数据比特的一组数据比特;通过检测电路检测帧信号;基于通过检测电路的检测,重新组织所述多个并行信号。在另一实施例中,一种对信号进行接口传输的方法包括:接收包括第一帧信号的第一串行信号,其中,第一帧信号包括帧代码;对接收的第一串行信号进行去串行化,以输出第一组第一并行信号;从第一组第一并行信号中检测帧代码;基于检测结果重新组织第一族第一并行信号的输出路径,并通过重新组织的输出路径输出与第一组第一并行信号对应的第一组第二并行信号。在另一实施例中,一种存储器系统包括:串行化器和接口电路。串行化器包括:多个串行化器输入端子,所述多个串行化器输入端子至少包括第一专用输入端子,该第一专用输入端子专门用于接收包括帧代码的帧信号;串行化器输出端子,被构造为输出包括帧代码的串行化的数据。接口电路至少包括接口输入端子、多个中间输出端子和多个接口输出端子,所述多个中间输出端子中的每一个具有连接到所述多个接口输出端子中的一个的数据路径。接口电路被构造为改变连接中间输出端子与接口输出端子的数据路径。所述多个接口输出端子中的一个被预定为接收通过第一专用输入端子接收的帧信号。在另一实施例中,一种接口系统包括:第一装置,具有第一并行接口 ;第二装置,具有与第一并行接口对应的第二并行接口 ;接口系统,被构造为执行第一装置与第二装置之间的串行通信。接口系统包括传输线、比特流产生器、串行化器、去串行化器、检测控制电路和匹配块。比特流产生器产生包括多个比特的帧代码的帧信号。串行化器对帧信号和来自第二装置的发送并行信号进行串行化以将串行信号输出到传输线。去串行化器对通过传输线传送的串行信号进行去串行化,以输出多个接收的并行信号。检测控制电路在所述多个接收的并行信号中检测帧信号,以产生匹配控制信号。匹配块基于匹配控制信号转换所述多个接收的并行信号的输出路径,以输出提供给第一装置的多个匹配的并行信号。【专利附图】【附图说明】通过下面结合附图进行的详细的描述,将更清楚地理解示意性、非限制性示例实施例。图1是示出根据示例实施例的接口电路的框图。图2是示出由图1的接口电路接收的串行信号的示例的示图。图3是示出图1的接口电路中的路径转换器检测的帧信号的示例的示图。图4是示出输入到图1的接口电路中的匹配块的接收的并行信号的示例的示图。图5是示出从图1的接口电路中的匹配块输出的匹配的并行信号的示例的示图。图6是示出图1的接口电路中的检测控制电路的示例的框图。图7是示出图6的检测控制电路中的帧检测电路的示例的框图。图8是示出图7的帧检测电路中的检测单元的示例的电路图。图9是示出图6的检测控制电路的示例操作的时序图。图10是示出根据示例实施例的对信号进行接口传输的方法的流程图。图11是示出根据示例实施例的接口系统的框图。图12是用于描述图11的接口系统的示例性串行化处理的的示图。图13是示出从图11的接口系统中的去串行化器输出的接收的并行信号的示例的示图。图14是示出在图13的接收的并行信号的情况下图11的接口系统中的匹配块的示例性输出路径的示图。图15是示出通过图14的输出路径输出的示例性匹配的并行信号的示图。图16是示出图11的接口系统中的匹配块的示例的示图。图17是示出图11的接口系统中的匹配块的另一示例的示图。图18是示出提供给图17的匹配块的匹配控制信号的示例的示图。图19是示出根据示例实施例的对信号进行接口传输的方法的流程图。图20是示出根据示例实施例的由接口系统使用的帧信号的示图。图21是示出与图20的帧信号对应的匹配的并行信号的示例的示图。图22是示出根据示例实施例的光学接口系统的框图。图23是示出图22的光学接口系统中的示例性时钟数据恢复电路的框图。图24是示出根据示例实施例的双向接口系统的框图。图25是不出根据不例实施例的接口系统的框图。图26是示出根据示例实施例的存储器接口系统的框图。图27是示出根据示例实施例的存储装置的框图。图28是示出根据示例实施例的采用接口传输系统和/或方法的计算系统的框图。【具体实施方式】将参照示出一些示例实施例的附图更加充分地描述各种示例实施例。但是,本专利技术构思可以以各种不同形式实现,并且本专利技术构思不应解释为限于在此阐述的示例实施例。在附图中,为了清除,可夸大层和区域的大小以及相对大小。相同标号始终表示相同元件。应该理解的是,尽管在这里可使用术语第一、第二、第三等来描述不同的元件,但是除非另外指出,否则这些元件不应该受这些术语的限制。贯穿说明书,这些术语用于将一个元件与另一个元件区分开来。因此,在不脱离本公开的教导的情况下,下面讨论的第一元件可被称作第二元件。如在此使用的,术语“和/或”包括一个或多个相关所列项的任意和所有组合。应该理解的是,当元件被称作在另一元件“上”、“连接到”或“结合到”另一元件时,该元件可以直接在另一元件上、直接连接或结合到另一元件,或者可以存在中间元件。相反,当元件被称作“直接”在另一元件“上”、“直接连接到”或“直接结本文档来自技高网...

【技术保护点】
一种接口电路,包括:去串行化器,包括:串行输入端子,用于接收串行信号,所述串行信号包括帧开始代码;多个第一输出端子,用于输出基于接收的串行信号的多个并行信号,所述多个并行信号中的一个信号是包括帧开始代码的帧信;路径转换器,被构造为在所述多个并行信号中检测帧信号并基于检测结果转换所述多个并行信号的输出路径。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:申岘昇
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1