微显示技术彩色时序芯片内部储存方法及其装置制造方法及图纸

技术编号:9007697 阅读:139 留言:0更新日期:2013-08-08 02:41
本发明专利技术公开了一种微显示技术彩色时序芯片内部储存方法及其装置,该方法包括:A、将接收的数据按时序分成奇时序列数据和偶时序列数据;B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。本发明专利技术通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。

【技术实现步骤摘要】

本专利技术涉及到微显示技术彩色时序
,特别涉及到一种微显示技术彩色时序芯片内部储存方法及其装置
技术介绍
LCOS (微显示技术)彩色时序显示有利于增加显示的效果,但是由于彩色时序显示需要对有效数据进行储存。现有技术大多采用借用外部储存以及FPGA (Field —Programmable Gate Array,现场可编程门阵列)来实现LCOS的彩色时序,这样芯片的集成度不高,且大大增加了产品的成本。因此,需要找到一种方法可以让芯片集成所用的所有储存,很好的实现了微显示技术中彩色时序数据的有效存取。
技术实现思路
本专利技术的主要目的为提供一种微显示技术彩色时序芯片内部储存方法及其装置。旨在实现微显示技术彩色时序芯片的内部储存。本专利技术提出一种微显示技术彩色时序芯片内部储存方法,该方法包括:A、将接收的数据按时序分成奇时序列数据和偶时序列数据;B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。优选地,步骤B中分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,包括:将所述奇时序列·数据在对应的先入先出队列中进行缓存;将所述偶时序列数据在对应的先入先出队列中进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。优选地,所述数据分别从三个通道进行输入,所述FIFO的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。优选地,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。优选地,所述步骤B之后还包括步骤C:从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。优选地,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。优选地,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。一种微显示技术彩色时序芯片内部储存装置,该装置包括:分流模块、先入先出队列模块、单数据存取端口储存器模块;其中:所述分流模块用于将输入的数据按时序分成奇时序列数据和偶时序列数据;所述先入先出队列模块用于将所述奇时序列数据和偶时序列数据对应进行缓存;所述单数据存取端口储存模块用于读取在先入先出模块中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据进行储存。优选地,所述先入先出队列模块包括:第一先入先出单元和第二先入先出单元;其中:第一先入先出单元,用于将所述奇时序列数据进行缓存;第二先入先出单元,用于将所述偶时序列数据进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的第一先入先出单元和第二先入先出单元。优选地,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出模块的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。优选地,该储存装置还包括:显示模块;用于从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。优选地,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。优选地,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。本专利技术通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。附图说明 图1为本专利技术微显示技术彩色时序芯片内部储存方法第一较佳实施例的具体流程图;图2为本专利技术微显示技术彩色时序芯片内部储存方法第二较佳实施例的具体流程图;图3为本专利技术微显示技术彩色时序芯片内部储存方法第三较佳实施例的具体流程图;图4为本专利技术微显示技术彩色时序芯片内部储存方法第四具体实施例的流程图;图5为本专利技术微显示技术彩色时序芯片内部储存装置第一较佳实施例的架构图;图6为图5中先入先出模块的架构图;图7为本专利技术微显示技术彩色时序芯片内部储存装置第二较佳实施例的架构图;图8A为图1至图7中奇时序列数据较佳示意图;图8B为图1至图7中偶时序列数据较佳示意图。本专利技术目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。具体实施方式应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。如图1所示,为本专利技术微显示技术彩色时序芯片内部储存方法第一较佳实施例的具体流程图。需要强调的是:图1所示流程图仅为一个较佳实施例,本领域的技术人员当知,任何围绕本专利技术思想构建的实施例都不应脱离于如下技术方案涵盖的范围:将接收的数据按时序分成奇时序列数据和偶时序列数据(如图8A、图8B所示);分别将所述奇时序列数据和 偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。以下是本实施例逐步实现微显示技术彩色时序芯片内部储存的具体步骤:步骤S11,将接收的数据按时序分成奇时序列数据和偶时序列数据。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入通过将接收的数据按时序分成奇时序列数据和偶时序列数据缓存处理,提高了对数据处理的速度。步骤S12,分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存。在本实施例中,将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存包括:将所述奇时序列数据在对应的先入先出队列中进行缓存;将所述偶时序列数据在对应的先入先出队列中进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。在本实施例中,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小。在本专利技术其他实施例中,所述先入先出队列的储存大小还可以是半行两个通道有效数据的储存大小。步骤S13,读取在先入先出队列中缓存的数据。在本实施例中,所述接收的数据包括消隐期,当在消隐期时,从先入先出队列中读取数据,同时先入先出队列写数据不受影响。步骤S14,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。在本实施例中,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次本文档来自技高网...

【技术保护点】
一种微显示技术彩色时序芯片内部储存的方法,其特征在于,该方法包括:A、将接收的数据按时序分成奇时序列数据和偶时序列数据;B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。

【技术特征摘要】

【专利技术属性】
技术研发人员:范伟范义代永平姚朋朋
申请(专利权)人:深圳市长江力伟股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1