移位寄存器及利用该移位寄存器的栅极驱动电路制造技术

技术编号:8534140 阅读:149 留言:0更新日期:2013-04-04 18:02
本发明专利技术的栅极驱动电路包括多个移位寄存器,该多个移位寄存器按顺序连接而分别向显示装置的多个栅极线供给扫描信号,所述多个移位寄存器分别包括:输入部,通过该移位寄存器的前端移位寄存器或后端移位寄存器的输出信号将正向或反向的方向输入信号输出于第一结点;反相器部,连接于第一结点以产生对第一结点信号的反相信号并向第二结点输出;输出部,由连接于第一结点且通过第一结点的信号激活第一时钟信号并向相应栅极线输出输出信号的上拉部及通过第二结点的信号激活下拉输出信号并向相应栅极线输出输出信号的下拉部构成;以及复位部,通过第二时钟信号周期性地使第一结点复位。

【技术实现步骤摘要】

本专利技术涉及一种移位寄存器及利用该移位寄存器的显示装置的栅极驱动电路,更为详细地,涉及一种能够对应于显示装置的屏幕上下反转的情况而调节扫描方向的移位寄存器及利用该移位寄存器的显示装置的栅极驱动电路。
技术介绍
最近,适用于便携式终端的显示装置有时需要根据用户的意愿而反转表示显示画面的位置即上下左右。此时,需要将显示装置的栅极驱动电路设计成改变扫描方向而输出的结构。以往的移位寄存器如韩国专利技术专利10-1020627号包括有多个薄膜晶体管。图1是显示以往的能够调整扫描方向的移位寄存器之间的连接关系的栅极驱动电路的方块图。图2是显示图1中用方块显示的以往移位寄存器的一个示例的图。参照图2,以往的移位寄存器包括用于接收需要移位的输入信号的输入部10、用于改善输出端的断开特性的反相器部20及复位部30、用于向栅极线输出扫描输入信号的输出部40。然而,以往的移位寄存器由于构成反相器部20的TFT (T5)通过偏压Vbias始终保持接通(Turn on)状态,且TFT (T9)的源极(Source)侧电压为LVGL的电压,因此,TFT(T9)受到VGL和LVGL的压差(VGL-LVGL)的偏压。由此,即使TFT (T9)接通,X结点也不会完全降压至LVGL的电压,在断开(off )时X结点也不会升至偏压电压Vbias,导致X结点无法完全反相。因此,为了补偿不足的TFT驱动能力,并确保可靠性,以往的反相器在具有TFT (T5、T9)的基础上进一步具有两个TFT (T6、T8)。因此,以往的反相器总共由四个TFT构成,并增加LVGL信号而提高可靠性。如此,以往的移位寄存器需要设置有用于改善断开特性的多个薄膜晶体管及附加电平的信号线。这将导致面板的死区(dead space)变宽的问题和需要修正驱动IC的问题。进一步,最近的栅极驱动电路的移位寄存器进一步设置有根据显示画面的旋转而改变对栅极线的信号施加顺序的功能。为此,如图1和图2所示,以往的移位寄存器需要有由四个薄膜晶体管(Tb、Tbr、Tf、Tfr)构成的扫描方向调整部50。如此,随着为了改变对栅极线的信号施加顺序而增加晶体管的数量,在以往的移位寄存器中,上述以往的问题更加严重。韩国专利技术专利公报第10-1020627号(2011. 03. 02)韩国专利技术专利申请公开公报第10-2007-0037793号(2007. 04. 09)韩国专利技术专利公报第10-0698239号(2007. 03. 15)日本专利技术专利公报专利第4391107号(2009. 10. 16)
技术实现思路
本专利技术是为了解决上述问题而提出的,其目的是提供一种移位寄存器及栅极驱动电路,其虽然比以往的结构相比具有更少的构件,但能够实现优异的工作可靠性。本专利技术的另一目的是提供一种移位寄存器及利用该移位寄存器的栅极驱动电路,其采用实现上述目的的移位寄存器,且改良以往结构的输入部,能够实现双向扫描。为了实现上述目的,本专利技术优选实施方式的栅极驱动电路,包括多个移位寄存器,所述多个移位寄存器依次被连接并分别向显示装置的多个栅极线供给扫描信号,所述多个移位寄存器分别包括输入部,通过该移位寄存器的前端移位寄存器或后端移位寄存器的输出信号将正向或反向的方向输入信号输出于第一结点;反相器部,由第二时钟信号控制,连接于第一结点以产生对第一结点信号的反相信号并向所述第二结点输出;输出部,由连接于第一结点且与第一时钟信号同步并通过第一结点的信号激活第一时钟信号并向相应栅极线输出输出信号的上拉部及通过第二结点的信号激活下拉输出信号并向相应栅极线输出输出信号的下拉部构成;以及复位部,通过第二时钟信号周期性地使所述第一结点复位。本专利技术的另一优选实施方式的移位寄存器,包括第一开关元件,栅极连接于前端或后端移位寄存器的输出端,漏极接收方向输入信号,源极连接于第一结点;第二开关元件,栅极连接于前端或后端移位寄存器的输出端,漏极接收方向输入信号,源极连接于所述第一结点;第三开关元件,栅极连接于第一结点,漏极接收第一时钟信号,源极连接于第一结点;第四开关元件,栅极连接于第二结点,漏极连接于第一结点,源极连接于基底电压端;第五开关元件,栅极连接于第三开关元件的栅极及第二结点,漏极连接于所述第一结点,源极连接于所述基底电压端;第六开关元件,栅极接收第二时钟信号,漏极接收偏压,源极连接于第二结点;第七开关元件,栅极连接于第一结点,漏极连接于第二结点及第六开关元件的源极,源极连接于基底电压端;及第八开关元件,栅极接收第二时钟信号,漏极连接于第一结点,源极连接于基底电压端。本专利技术的另一优选实施方式的栅极驱动电路,包括多个移位寄存器,所述多个移位寄存器依次被连接并分别向显示装置的多个栅极线供给扫描信号,多个所述移位寄存器分别包括输入部,接收来自该移位寄存器的前端移位寄存器的输出信号并输出于第一结点;反相器部,连接于第一结点,产生对第一结点信号的反相信号并向第二结点输出;输出部,由连接于所述第一结点且同步于第一时钟并通过第一结点信号激活第一时钟信号并向相应栅极线输出输出信号的上拉部及通过第二结点的信号激活下拉输出信号并向相应栅极线输出输出信号的下拉部构成;以及复位部,周期性地使第一结点复位。优选地,由第二时钟信号控制反相器部和复位部。此外,向多个移位寄存器中的第一个或最后一个移位寄存器的输入部输入的信号是脉冲形式的输入开始信号STV。本专利技术的另一优选实施方式的移位寄存器,包括第一开关元件,栅极和漏极共同连接于前端移位寄存器的输出端,源极连接于第一结点;第二开关元件,栅极连接于所述第一结点,漏极接收第一时钟信号,源极连接于第一结点;第三开关元件,栅极连接于第二结点,漏极连接于第一结点,源极连接于基底电压端;第四开关元件,栅极连接于第三开关元件的栅极和第二结点,漏极连接于第一结点,源极连接于基底电压端;第五开关元件,栅极接收第二时钟信号,漏极接收偏压,源极连接于第二结点;第六开关元件,栅极连接于第一结点,漏极连接于第二结点及所述第五开关元件的源极,源极连接于基底电压端;以及第七开关元件,栅极接收第二时钟信号,漏极连接于第一结点,源极连接于基底电压端。根据这种结构的本专利技术,由于对移位寄存器的复位TFT施加不是下一端输出波形的时钟信号,因此能够减少输出负荷。此外,由于在每4H使P结点复位,因此,能够改善断开特性。由于用时钟信号复位,因此能够去除以往负责复位的TFT。由于能够用时钟信号复位,因此不需要用于最后一端的复位的Suicide dummy端,因此可以去除。由此在面板设计时能够比以往更加富余地使用空间。附图说明图1是显示能够调整扫描方向的以往的移位寄存器之间的连接关系的方块图。图2是显示以往的移位寄存器一个示例的具体电路图。图3是采用本专利技术移位寄存器的栅极驱动电路的方块图。图4是图3中用方块表示的本专利技术移位寄存器的具体电路图。图5a是在采用本专利技术移位寄存器的栅极驱动电路被设置成单式(single type)情况下的正向时序图。图5b是在采用本专利技术移位寄存器的栅极驱动电路被设置成单式情况下的反向时序图。图6a是在采用本专利技术移位寄存器的栅极驱动电路被设置成双式(dual type)情况下的正向时序图。图6b是在采用本专利技术移位寄存器的栅极驱动电路被设置成双本文档来自技高网
...
移位寄存器及利用该移位寄存器的栅极驱动电路

【技术保护点】
一种栅极驱动电路,包括多个移位寄存器,所述多个移位寄存器依次被连接并分别向显示装置的多个栅极线供给扫描信号,所述栅极驱动电路的特征在于,所述多个移位寄存器分别包括:输入部,通过该移位寄存器前端的移位寄存器或后端的移位寄存器的输出信号将正向的方向输入信号或反向的方向输入信号输出于第一结点;反相器部,连接于所述第一结点以产生对所述第一结点信号的反相信号并向所述第二结点输出;输出部,由连接于所述第一结点且通过所述第一结点的信号激活第一时钟信号并向相应的栅极线输出输出信号的上拉部及通过所述第二结点的信号激活下拉输出信号并向相应栅极线输出输出信号的下拉部构成;以及复位部,通过第二时钟信号周期性地复位所述第一结点,所述反相器部由所述第二时钟信号控制。

【技术特征摘要】
2011.09.23 KR 10-2011-00961791.一种栅极驱动电路,包括多个移位寄存器,所述多个移位寄存器依次被连接并分别向显示装置的多个栅极线供给扫描信号,所述栅极驱动电路的特征在于,所述多个移位寄存器分别包括 输入部,通过该移位寄存器前端的移位寄存器或后端的移位寄存器的输出信号将正向的方向输入信号或反向的方向输入信号输出于第一结点; 反相器部,连接于所述第一结点以产生对所述第一结点信号的反相信号并向所述第二结点输出; 输出部,由连接于所述第一结点且通过所述第一结点的信号激活第一时钟信号并向相应的栅极线输出输出信号的上拉部及通过所述第二结点的信号激活下拉输出信号并向相应栅极线输出输出信号的下拉部构成;以及 复位部,通过第二时钟信号周期性地复位所述第一结点, 所述反相器部由所述第二时钟信号控制。2.根据权利要求1所述的栅极驱动电路,其特征在于,所述输入部包括 第一开关元件,栅极接收所述前端的移位寄存器的输出信号,漏极接收所述方向输入信号,源极连接于所述第一结点 '及 第二开关元件,栅极接收所述后端的移位寄存器的输出信号,漏极接收所述方向输入信号,源极连接于所述第一结点。3.权利要求2所述的栅极驱动电路,其特征在于, 当通过所述前端的移位寄存器的输出信号,所述正向输入信号输入于所述第一开关元件时,通过所述后端的移位寄存器的输出信号,所述反向输入信号输入于所述第二开关元件,且通过所述反向输入信号,所述第一结点进一步复位。4.根据权利要求2所述的栅极驱动电路,其特征在于, 当通过所述后端的移位寄存器的输出信号,所述正向输入信号输入于所述第二开关元件时,通过所述前端的移位寄存器的输出信号,所述反向输入信号输入于所述第一开关元件,且通过所述反向输入信号,所述第一结点进一步复位。5.根据权利要求3或4所述的栅极驱动电路,其特征在于,正向输入信号为栅极高电压VGH,反向输入信号为栅极低电压VGL。6.根据权利要求1所述的栅极驱动电路,其特征在于,所述反相器部包括 第一开关元件,栅极接收所述第二时钟信号,漏极接收偏压,源极连接于所述第二结点;及 第二开关元件,栅极连接于所述第一结点,漏极连接于所述第二结点,源极连接于基底电压端。7.根据权利要求6所述的栅极驱动电路,其特征在于,每四个周期施加所述第二时钟信号。8.根据权利要求1所述的栅极驱动电路,其特征在于,所述复位部包括开关元件,所述开关元件的栅极接收所述第二时钟信号,漏极连接于所述第一结点,源极连接于基底电压端。9.根据权利要求8所述的栅极驱动电路,其特征在于,每四个周期施加所述第二时钟信号。10.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一时钟信号由两个时钟信号CLKl及CLK3构成,所述第二时钟信号由两个时钟信号CLK2及CLK4构成,这四个时钟信号CLK1、CLK2、CLK3及CLK4依次循环,分别具有IH的相位差。11.一种移位寄存器,包括 第一开关元件,栅极连接于前端的移位寄存器的输出端,漏极接收正向或反向的方向输入信号,源极连接于第一结点; 第二开关元件,栅极连接于后端的移位寄存器的输出端,漏极接收正向或反向的方向输入信号,源极连接于所述第一结点; 第三开关元件,栅极连接于所述第一结点,漏极接收第一时钟信号,源极连接于所述第一结点; 第四开关元件,栅极连接于第二结点,漏极连接于所述第一结点,源极连接于基底电压端; 第五开关元件,栅极连接于所述第三开关元件的栅极及所述第二结点,漏极连接于所述第一结点,源极连接于所述基底电压端; 第六开关元件,栅极接收第二时钟信号,漏极接收偏压,源极连接于所述第二结点; 第七开关元件,栅极连接于所述第一结点,漏极连接于所述第二结点及所述第六开关元件的源极...

【专利技术属性】
技术研发人员:孙基民
申请(专利权)人:海蒂斯技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1