辅同步信号序列处理方法及装置制造方法及图纸

技术编号:8492743 阅读:285 留言:0更新日期:2013-03-29 02:16
本发明专利技术提供了一种辅同步信号序列处理方法及装置,该方法包括,采用根据物理小区组索引确定辅同步信号序列的索引取值;采用m序列对移位寄存器进行初始化之后,根据辅同步信号序列中的索引取值和/或小区索引确定移位寄存器的输出位置;输出输出位置的值之后,顺时针移位移位寄存器;循环执行输出输出位置的值以及顺时针移位移位寄存器的步骤,得到序列,通过本发明专利技术,解决了现有技术中对辅同步序列处理时,存在消耗资源大,处理时延长,成本高,以及实现效率不高的问题,进而达到了节约资源,提高处理效率的效果。

【技术实现步骤摘要】
辅同步信号序列处理方法及装置
本专利技术涉及通信领域,具体而言,涉及一种辅同步信号序列处理方法及装置。
技术介绍
在LTE系统中,小区搜索过程主要包括时间和频率同步的完成,小区标识号的获取和帧定时的确定,以及小区其他控制信息的检测。小区搜索主要利用了同步信道(SynchronizationChannel,简称为SCH)和广播信道(BroadcastChannel,简称为BCH)的信息,由于搜索是分步进行,所以在小区同步,以及小区标识号获取过程中,根据在物理上或者逻辑上功能的不同,将SCH分为主同步信道(PrimarySynchronizationChannel,简称为P-SCH)和辅同步信道(SecondarySynchronizationChannel,简称为S-SCH)。其中,主同步信道主要用来进行时/频域同步获取,而辅同步的主要功能是小区标识号检测。由于辅同步信号的生成比较复杂,在实现中如果采用实时计算的方式,资源消耗和处理时延都比较大;而如果采用提前计算,然后存储使用的方式,由于辅同步信号序列的种类非常多,会带来较大的存储空间消耗。因此,现有技术在辅同步信号的处理过程中,存在消耗资源大,处理时延长,成本高,以及实现效率不高的问题。
技术实现思路
针对现有技术在辅同步信号的处理过程中,存在消耗资源大,处理时延长,成本高,以及实现效率不高的问题,本专利技术提供了一种辅同步信号序列处理方法及装置,以至少解决上述问题。根据本专利技术的一个方面,提供了一种辅同步信号序列处理方法,包括:根据物理小区组索引确定辅同步信号序列的索引取值;采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,得到序列。优选地,在得到所述序列之后,所述方法还包括:对至少两个所述序列中的序列值进行模二加法运算,将进行所述模二加法运算后获得的序列中的序列值进行奇偶选择输出,获得辅同步信号序列。优选地,在输出所述输出位置的值之后顺时针移位所述移位寄存器的步骤之后,每次均对输出位置输出的至少两个值进行模二加法运算,将进行所述模二加法运算后获得的序列值进行奇偶输出,循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,直到获得辅同步信号序列。优选地,通过以下步骤得到所述m序列:使用初始值对生成m序列的移位寄存器进行初始化;二进制序列输出步骤:输出所述生成m序列的移位寄存器输出位置的值之后,将所述生成m序列的移位寄存器输出位置的输出反馈值与所述生成m序列的移位寄存器的抽头位置所对应的值进行异或操作,并将所述异或操作的结果输入到所述等待输出的序列的最末端,顺时针移位所述生成m序列的移位寄存器;循环所述二进制序列输出步骤;将输出的所述二进制序列进行双极化操作,获得所述m序列。优选地,通过改变所述生成m序列的移位寄存器的所述抽头位置的方式进行输出、移位操作,获得用于生成不同类型的所述m序列。优选地,根据物理小区组索引确定辅同步信号序列的索引取值包括:对所述小区组索引进行分组;建立分组后各组中的所述小区组索引与所述辅同步信号序列的所述索引取值的范围之间的函数关系式;根据输入的所述小区组索引和所述小区组索引与所述辅同步信号序列的所述索引取值之间的函数关系式,确定所述辅同步信号序列的所述索引取值。根据本专利技术的另一方面,提供了一种辅同步信号序列处理装置,包括:第一确定模块,用于根据物理小区组索引确定辅同步信号序列的索引取值;第二确定模块,用于采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;移位模块,用于输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环模块,用于调用所述移位模块,得到序列。优选地,还包括:模二加法器模块,连接至所述循环模块,用于在得到所述序列之后,对至少两个所述序列中的序列值进行模二加法运算;选择模块,连接至所述模二加法器模块,用于将进行所述模二加法运算后获得的序列中的序列值进行奇偶选择输出,获得辅同步信号序列。优选地,还包括:模二加法器模块,连接至移位模块,用于在输出所述输出位置的值之后顺时针移位所述移位寄存器的步骤之后,对输出位置输出的至少两个值进行模二加法运算;选择模块,连接至所述模二加法器模块,用于将进行所述模二加法运算后获得的序列值进行奇偶选择输出;循环模块,用于依次调用所述模二加法器模块、所述选择模块,直到获得辅同步信号序列。优选地,所述第二确定模块包括:初始化模块,用于使用初始值对生成m序列的移位寄存器进行初始化;二进制序列输出模块,用于执行二进制序列输出步骤:输出所述生成m序列的移位寄存器输出位置的值之后,将所述生成m序列的移位寄存器输出位置的输出反馈值与所述生成m序列的移位寄存器的抽头位置所对应的值进行异或操作,并将所述异或操作的结果输入到所述等待输出的序列的最末端,顺时针移位所述生成m序列的移位寄存器;循环所述二进制序列输出步骤;双极化模块,用于将输出的所述二进制序列进行双极化操作,获得所述m序列。优选地,所述第一确定模块包括:分组模块,用于对所述小区组索引进行分组;建立模块,用于建立分组后各组中的所述小区组索引与所述辅同步信号序列的所述索引取值的范围之间的函数关系式;确定模块,用于根据输入的所述小区组索引和所述小区组索引与所述辅同步信号序列的所述索引取值之间的函数关系式,确定所述辅同步信号序列的所述索引取值。通过本专利技术,采用根据物理小区组索引确定辅同步信号序列的索引取值;采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,得到序列,解决了现有技术中对辅同步序列处理时,存在消耗资源大,处理时延长,成本高,以及实现效率不高的问题,进而达到了节约资源,提高处理效率的效果。附图说明此处所说明的附图用来提供对本专利技术的进一步理解,构成本申请的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中:图1是根据本专利技术实施的辅同步信号序列处理方法的流程图;图2是根据本专利技术实施例的辅同步信号序列处理装置的结构框图;图3是根据本专利技术实施例的优选的辅同步信号序列处理装置一的结构框图;图4是根据本专利技术实施例的优选的辅同步信号序列处理装置二的结构框图;图5是根据本专利技术实施例的辅同步信号处理装置中优选第二确定模块的结构框图;图6是根据本专利技术实施例的辅同步信号处理装置中优选第一确定模块的结构框图;图7是根据本专利技术优选实施例的辅同步信号序列生成装置的结构框图;图8是根据本专利技术优选实施例的生成辅同步信号序列的二进制序列生成装置的结构框图;图9是根据本专利技术优选实施例的生成辅同步信号序列的序列的生成装置的结构框图。具体实施方式下文中将参考附图并结合实施例来详细说明本专利技术。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。在本实施例中,提供了一种辅同步信本文档来自技高网...
辅同步信号序列处理方法及装置

【技术保护点】
一种辅同步信号序列处理方法,其特征在于,包括:根据物理小区组索引确定辅同步信号序列的索引取值;采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,得到序列。

【技术特征摘要】
1.一种辅同步信号序列处理方法,其特征在于,包括:根据物理小区组索引确定辅同步信号序列的索引取值;采用m序列对移位寄存器进行初始化之后,根据所述辅同步信号序列中的所述索引取值和/或小区索引确定所述移位寄存器的输出位置;输出所述输出位置的值之后,顺时针移位所述移位寄存器;循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,得到序列。2.根据权利要求1所述的方法,其特征在于,在得到所述序列之后,所述方法还包括:对至少两个所述序列中的序列值进行模二加法运算,将进行所述模二加法运算后获得的序列中的序列值进行奇偶选择输出,获得辅同步信号序列。3.根据权利要求1所述的方法,其特征在于,在输出所述输出位置的值之后顺时针移位所述移位寄存器的步骤之后,每次均对输出位置输出的至少两个值进行模二加法运算,将进行所述模二加法运算后获得的序列值进行奇偶输出,循环执行输出所述输出位置的值以及顺时针移位所述移位寄存器的步骤,直到获得辅同步信号序列。4.根据权利要求1至3中任一项所述的方法,其特征在于,通过以下步骤得到所述m序列:使用初始值对生成m序列的移位寄存器进行初始化;二进制序列输出步骤:输出所述生成m序列的移位寄存器输出位置的值之后,将所述生成m序列的移位寄存器输出位置的输出反馈值与所述生成m序列的移位寄存器的抽头位置所对应的值进行异或操作,并将所述异或操作的结果输入到等待输出的序列的最末端,顺时针移位所述生成m序列的移位寄存器;循环所述二进制序列输出步骤;将输出的所述二进制序列进行双极化操作,获得所述m序列。5.根据权利要求4所述的方法,其特征在于,通过改变所述生成m序列的移位寄存器的所述抽头位置的方式进行输出、移位操作,获得不同类型的所述m序列。6.根据权利要求1至3中任一项所述的方法,其特征在于,根据物理小区组索引确定辅同步信号序列的索引取值包括:对所述小区组索引进行分组;建立分组后各组中的所述小区组索引与所述辅同步信号序列的所述索引取值的范围之间的函数关系式;根据输入的所述小区组索引和所述小区组索引与所述辅同步信号序列的所述索引取值之间的函数关系式,确定所述辅同步信号序列的所述索引取值。7.一种辅同步信号序列处理装置,其特征在于,包...

【专利技术属性】
技术研发人员:杜睿王港
申请(专利权)人:中兴通讯股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1