【技术实现步骤摘要】
一种通用的速率下变换、上变换装置及方法
本专利技术涉及无线通讯、数字信号处理及集成电路设计领域,特别是数字中频处理系统滤波器设计中一种通用的速率下变换、上变换装置及方法。
技术介绍
软件无线电技术SDR-SoftwareDefinitionRadio,软件定义的无线电,近几年成为了无线通讯的一个研究热点,各大设备制造商竞相推出基于SDR的系统,传统的网络和基站系统正处于新老交替的一个过渡时期:1、分离式的基站架构的应用,使得基带处理单元BBU-BaseBandUnit,远程射频单元RRU-RomoteRedioUnit,基站架构逐步成为了主流;2、基站小型化成为了发展趋势;3、对基站的能耗和效率的要求越来越高,并成为了衡量基站的一个关键技术指标;4、SDR技术的应用,使得2G、3G、4G可以平滑过渡和演进,甚至各种制式的混模基站也成为了运营商的重要需求。各公司也纷纷建立基于SDR的软基站平台,BBU-RRU的基站架构作为今后的主要基站形式,其发展趋势是:小型化、低成本、低功耗和多模式兼容。随着SDR技术的发展,数字中频处理的硬件实现包括即现场可编程门阵列FPGA- ...
【技术保护点】
一种通用的速率下变换装置,包括分数倍速率变换滤波器单元,Farrow滤波器单元,FIR滤波器单元和成型滤波器单元,其中,分数倍滤波器单元用于将输入数据的采样率下采样变换到Farrow滤波器单元支持的数据采样率范围,并将滤波后的数据发送给所述Farrow滤波器单元;Farrow滤波器单元接收分数倍滤波器单元的输出数据,并生成与最终需要输出数据的采样率的成M倍的关系的输出数据;FIR滤波器单元接收Farrow滤波器单元输出的数据,并对所述数据进行抽取;成型滤波器单元接收FIR滤波器单元的输出数据,并用于进行速率下变换使信号成型。
【技术特征摘要】
1.一种通用的速率下变换装置,其特征在于,包括分数倍速率变换滤波器单元,Farrow滤波器单元,FIR滤波器单元和成型滤波器单元,其中,分数倍速率变换滤波器单元用于将输入数据的采样率下采样变换到Farrow滤波器单元支持的数据采样率范围,并将滤波后的数据发送给所述Farrow滤波器单元;Farrow滤波器单元接收分数倍速率变换滤波器单元的输出数据,并生成与最终需要输出数据的采样率的成M倍的关系的输出数据,所述M为正整数;其中,所述Farrow滤波器单元包括乘法运算器,累加器和子滤波器;Farrow滤波器单元具体用于将输出数据在输入时钟域和时间间隔系数uk相乘后进入累加器,转换到输出时钟域,生成与最终需要输出数据的采样率的成M倍的关系的输出数据;FIR滤波器单元接收Farrow滤波器单元输出的数据,并对所述数据进行抽取;成型滤波器单元接收FIR滤波器单元的输出数据,并用于进行速率下变换使信号成型。2.根据权利要求1所述的装置,其特征在于,所述FIR滤波器为半带滤波器,用于实现2倍抽取。3.根据权利要求1所述的装置,其特征在于,所述乘法运算器和累加器工作在输入的高时钟域上,所述子滤波器工作在输出的低速时钟域。4.一种通用的速率下变换方法,其特征在于:分数倍速率变换滤波器单元将输入数据的采样率下采样变换到Farrow滤波器单元支持的数据采样率范围,并将滤波后的数据发送给Farrow滤波器单元;Farrow滤波器单元处理后的输出数据的采样率被下采样到最终需要输出的数据采样率的M倍的关系,所述M为正整数;其中,所述Farrow滤波器单元包括乘法运算器,累加器和子滤波器;Farrow滤波器单元具体用于将输出数据在输入时钟域和时间间隔系数uk相乘后进入累加器,转换到输出时钟域,生成与最终需要输出数据的采样率的成M倍的关系的输出数据;FIR滤波器单元接收Farrow滤波器单元输出的数据,并对所述数据进行抽取;成型滤波器单元接收FIR滤波器单元的输出数据,并进行速率下变换使信号成型。5.根据权利要求4所述的方法,其特征在于,所述M为2倍的关系,则成型滤波器抽取倍数配置为1;当所述M为4倍的关系,则成型滤波器抽取倍数配置成2。6.根据权利要求4所述的方法,其特征在于,所述Farrow滤波器单元的时间间隔系数ud扩大D倍处理为:其中D分为2的整数次幂和小数两部分,mod表示取余运算,k为输入信号的时...
【专利技术属性】
技术研发人员:赵兴山,
申请(专利权)人:中兴通讯股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。