峰值采样保持电路及其开关电源制造技术

技术编号:7594342 阅读:432 留言:0更新日期:2012-07-21 14:49
本实用新型专利技术公开了峰值采样保持电路及其开关电源。峰值采样保持电路包括峰值采样电路、补偿电路、峰值保持电路、峰值输出缓冲电路和清零电路:所述峰值采样电路采样输入信号的各个时间点的峰值电压;所述补偿电路是对所述峰值采样电路的采样电容进行充电电流补偿,使得峰值采样电路的速度会加快;所述峰值保持电路对峰值采样输出电路输出的电压进行保持;所述峰值输出缓冲电路增强所述峰值保持电路的输出负载驱动能力;所述清零电路在峰值保持电路输出电压后,将峰值采样电路输出的上一周期峰值电压及时进行清零,以便下一周期进行峰值采样。利用本实用新型专利技术可以较好较快地再现输入信号的峰值,并可将峰值采样保持电路应用到开关电源系统上。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及峰值采样保持技术,尤其涉及用于开关电源中的峰值采样保持电路。
技术介绍
电源系统中,输入电压的大小是决定系统能否正常工作的重要因素,因此需要通过采样保持对线电压进行采样。图1为现有的采样保持电路的电路图。该采样保持电路包括采样电路110、保持电路111。所述采样电路110包括采样开关102、采样电容105和采样开关的控制线104,采样开关102的一端接输入线101,采样开关102的另一端接采样电容105的一端,采样电容105的另一端接地;当控制线104为高电平时采样开关导通,控制线104为低电平时采样开关不导通。所述保持电路111包括保持开关106、保持电容108和保持开关106的控制线107,保持开关106的一端接采样电容,保持开关106的另一端接保持电容108,保持电容的另一端接地;当控制线107为高电平时保持开关导通,控制线107 为低电平时保持开关不导通。输出线109是采样保持电路的输出图2是现有的采样保持电路在交流输入下的各点波形图。现有采样保持电路原理为当控制线104为高电平和控制线107为低电平时,采样开关102导通,保持开关106不导通,此时对采样电容105进行充电,信号线103的电压上升到输入信号101的电压值为止;采样完成后进入保持阶段,此时控制线104为低电平和控制信号107为高电平,采样开关102不导通、保持开关106导通,采样电容105上的电荷流到保持电容108,相当于采样电容105对保持电容108充电;最后由输出线109输出,得到采样保持电压。现有采样保持电路的不足之处在于当保持开关106导通、采样开关102不导通时, 采样电容上面的电荷会流到保持电容108上,对保持电容进行充电,直到采样电容105上的电压和保持电容108上的电压相等才结束对保持电容的充电,这样最后得到的结果是保持电容108上的电压是采样电容105和保持电容108平衡时的电压,而不是输入线101的电压,输出电压不能很好的再现输入信号的电压。还有采样保持电路的采样保持速度是充电电流和采样开关104和保持开关频率决定的,当采样开关保持的速度一定时,就是充电电流起决定作用,可以通过补偿充电电流的方式使整个采样保持过程加快,起到快速采样保持的作用。由于现有技术没有这个补偿充电电流的这个环节,使得整个采样保持电路的速度会下降。
技术实现思路
本技术旨在解决现有技术的不足,提供一种可以较好较快地再现输入信号的峰值采样保持电路。本技术还提供了一种峰值采样保持的方法。同时本技术还提供了一种峰值采样保持电路的应用系统。峰值采样保持电路,包括峰值采样电路、补偿电路、峰值保持电路、峰值输出缓冲电路和清零电路所述峰值采样电路采样输入信号的各个时间点的峰值电压;所述补偿电路是对所述峰值采样电路的采样电容进行充电电流补偿,使得峰值采样电路的速度会加快;所述峰值保持电路对峰值采样输出电路输出的电压进行保持;所述峰值输出缓冲电路增强所述峰值保持电路的输出负载驱动能力;所述清零电路在峰值保持电路输出电压后,将峰值采样电路输出的上一周期峰值电压及时进行清零,以便下一周期进行峰值采样。所述峰值采样电路包括输入缓冲器、比较器、采样开关、采样电容、逻辑门所述比较器比较输入信号的电压与峰值采样缓冲输出电路输出的电压,比较器的输出同采样控制线的控制信号输入逻辑门,当峰值采样电路输入信号的电压大于采样缓冲输出电路输出的电压时,且采样控制线为有效控制电平的控制下,使得采样开关导通,采样电容进行采样;当输入信号的电压小于采样缓冲输出电路输出的电压,或采样控制线为为无效控制电平的控制下,采样开关关断,采样电容不进行采样,保持原状态;所述输入缓冲器为第一运算放大器,第一运算放大器的正端接输入信号,第一运算放大器的负端连接第一运算放大器的输出,第一运算放大器的输出端连接采样开关;所述采样电容的一端接采样开关的输出,另一端接地。所述采样开关由一个PMOS管、一个NMOS管、一个反相器组成,所述PMOS管的漏极连接NMOS管的源极并作为采样开关管的一端,所述PMOS管的源极连接NMOS管的漏极并作为采样开关的另一端,所述PMOS管的栅极和NMOS的栅极通过反向器连接,PMOS管或NMOS 管的栅极连接所述的逻辑门。所述采样开关的另外一种实现方式是由一个MOS管组成,所述MOS管的源极和漏极分别作为采样开关的两端,栅极连接所述的逻辑门。所述补偿电路由第二比较器、第一电流源、NMOS管镜像电流、PMOS镜像电流和开关NMOS管组成,所述第二比较器的正端接一基准电压,负端接输入信号;当输入信号电压大于基准电压时,第二比较器的输出电压为低电平,此时补偿电路开始对充电电流进行补偿;当输入信号电压小于基准电压时,第二比较器的输出电压为高电平,此时补偿电路不对充电电流补偿。所述峰值保持电路包括保持开关、保持电容、峰值保持控制线,当峰值保持控制线为有效控制电平,保持开关导通,保持电容进行充电,直到充电到峰值采样电路输出的峰值电压为止,从而使得峰值采样电路输出的峰值电压转移到峰值保持电路的输出电压;当峰值保持控制线为无效控制电平,保持开关不导通,此时保持电容维持原来的电压值;所述的保持电容一端连接保持开关,另一端接地。所述保持开关是由一个PMOS管、一个NMOS管、一个反相器组成,所述PMOS管的漏极连接NMOS管的源极(或漏极)并作为保持开关管的一端,所述PMOS管的源极连接NMOS 管的漏极(或源极)并作为保持开关的另一端,所述PMOS管的栅极和NMOS的栅极通过反向器连接,PMOS管或NMOS管的栅极连接保持控制线。所述保持开关另外一种实现是由一个MOS管组成,所述MOS管的源极和漏极分别作为采样开关的两端,栅极连接所述保持控制线。所述的峰值输出缓冲电路为由第三运算放大器构成的跟随器组成,所述的第三运算放大器的正端连接峰值保持电路的输出,第三运算放大器的负端连接第三运算放大器的输出端,第三运算放大器的输出端为峰值采样保持电路的输出。所述清零电路是由一个NMOS管和清零控制线组成,所述NMOS管的漏端接峰值采样电路的输出,NMOS管的源端接地,清零控制线控制NMOS管的栅极,当清零控制线为有效控制电平时,NMOS管对地导通,使得采样电容的上一周期峰值采样的电压进行放电;当清零控制线为无效控制电平时,NMOS管不导通,采样电容上的电压维持上一周期的峰值采样的电压。所述输入信号为直流信号或交流信号。所述的峰值采样控制线、峰值保持控制线和清零控制线在每个周期内依次进行控制。峰值采样保持的方法,包括如下步骤(1)采样输入信号的各个时间点的峰值电压;(2)补偿电路对充电电流进行补偿,同时该步骤输出的电压反馈给步骤⑴进行采样比较;(3)对步骤⑵输出的跟随电压进行保持,同时该步骤输出保持电压;(4)对步骤(3)的输出的保持电压进行增强后作为峰值输出电压;(5)对峰值采样电压进行清零,以便下一周期进行峰值采样;(6)重复步骤(1) 一 (5)。所述步骤⑴实现的方法为通过比较器比较输入信号的电压值与步骤⑵反馈的保持电压,所述比较器的输出同采样控制线的信号输入逻辑门,当输入信号的电压大于步骤( 输出的保持电压,且采样控制线为有效控制电平时,采样开关导通,采样电容对本文档来自技高网
...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:王文建沈孙园齐盛
申请(专利权)人:浙江商业职业技术学院
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术