基于FPGA的高速数据采集系统技术方案

技术编号:7011103 阅读:282 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公开了一种基于FPGA的高速数据采集系统,包括接收模拟信号的差分放大单元、与所述差分放大单元相连接的A/D转换单元、与所述A/D转换单元相连接的FPGA处理单元、与所述FPGA处理单元相连接的微处理器,所述微处理器通过通信接口与上位机相连接。本实用新型专利技术基于FPGA的高速数据采集系统具有采样速率高、精度高、存储量大、上传速度快等特性,采样方式为并行交替实时采样,利用两个采样速率为125MSPS的A/D转换器并行交替采样一路信号,实现250MSPS采样速率,采样精度可达12bits,采集点数为1~25K,具有硬件累加功能,累加次数为1~250K,带宽200MHz,支持USB2.0全速通讯,信号输入范围2Vp-p,可广泛用于对数据采集的速率、精度、存储量要求较高的多路信号采集领域。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种250MSPS采样速率的数据采集系统,尤其是涉及一种基于 FPGA的高速数据采集系统。
技术介绍
传统的数据采集系统通常采用单片机或DSP作为主要的控制模块,通过其控制 ADC、存储器和其他外围电路的工作。在现今的实际工程中,随着系统对数据采集的速率、精度、存储量、以及环境适应性等性能的要求越来越高,传统的数据采集系统已不能够满足实际应用的需要,存在的弊端也越来越明显。专利号为ZL 200820095724. 9的技术专利就公开了一种多路数据采集系统, 包括选择器、放大器、模数转换模块和中央处理器,所述放大器连接在选择器和模数转换模块之间,所述中央处理器与放大器相连;所述选择器接收传感器的多路输出信号并在中央处理器的控制下分时将多路信号送至放大器进行放大,所述放大器将放大后的多路信号送至模数转换模块进行模数转换。具备上述结构的多路数据采集系统,存在以下严重缺陷1)系统不能实现并行交替实时采样,采样速率低;2)系统不具有硬件累加功能,信噪比低、采样精度低、系统稳定性差;3)数据上传速度慢。随着FPGA(Field Programmable Gate Array,现场可编本文档来自技高网...

【技术保护点】
1.一种基于FPGA的高速数据采集系统,其特征在于:包括接收模拟信号的差分放大单元、与所述差分放大单元相连接的A/D转换单元、与所述A/D转换单元相连接的FPGA处理单元、与所述FPGA处理单元相连接的微处理器,所述微处理器通过通信接口与上位机相连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:徐佳李翠锦史振国高明李德和于娟
申请(专利权)人:威海北洋电气集团股份有限公司
类型:实用新型
国别省市:37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1