一种龙芯主板单路CPU和双路SMP架构的实现方法技术

技术编号:6894000 阅读:432 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供了一种龙芯主板单路CPU和双路SMP架构的实现方法,通过跳线帽调整龙芯CPU管脚来实现单路与双路切换。本发明专利技术通过跳线帽的设定提供了一种简单的解决SMP和单路兼容性的硬件设计问题的方法,有效解决了龙芯CPU单双路切换的问题。

【技术实现步骤摘要】

本专利技术涉及主板CPU单双路的开启,具体来说,涉及一种龙芯主板单路CPU和双路 SMP架构的实现方法。
技术介绍
目前,还没有出现使用龙芯3A处理器来实现刀片的单路和SMP架构的一种兼容性方案,而龙芯CPU已经退出,迫切需要一种方法来实现刀片的单双路切换,而一些常规成熟的SMP切换的方法目前都针对X86CPU,针对龙芯CPU的方法几乎没有。
技术实现思路
为了实现龙芯CPU的SMP功能的切换,本专利技术提供了一种龙芯主板单路CPU和双路SMP架构的实现方法。一种龙芯主板单路CPU和双路SMP架构的实现方法,通过跳线帽调整龙芯CPU管脚来实现单路与双路切换。优选的,所述龙芯CPU的管脚为3个,每个管脚有3根跳线。优选的,所述跳线分别为高电平跳线,低电平跳线和信号线。优选的,所述单路CPU的切换方法为把JPl和JP6的信号线和低电平跳线用跳线帽短接上,高电平跳线悬空。优选的,所述双路SMP架构的切换方法为第一步JPl和JP6的信号线和高电平跳线用跳线帽连接上,低电平跳线悬空;第二步JP2和JP3的信号线和低电平跳线用跳线帽连接上,高电平跳线悬空;第三步JP4的信号线和低电平跳线用跳线帽连接,高电平跳线悬空;JP5的高电平跳线和信号线用跳线帽连接,低电平跳线悬空。本专利技术通过跳线帽的设定提供了一种简单的解决SMP和单路兼容性的硬件设计问题的方法,有效解决了龙芯CPU单双路切换的问题。附图说明图1是本专利技术系统结构图具体实施例方式本专利技术采用2个龙芯3A作为处理器,搭载AMD RS780E和AMDSB710作为系统的南北桥芯片,来形成龙芯刀片的设计方法。对于2个龙芯3A处理器之间的互联则采用了一种简单的电路方法以保证实现单路和SMP架构的兼容性。图1中表示的是用两个龙芯3A处理器,其中一个作为主处理器,另一个作为从处理器,这两个处理器之间通过HT总线互联,而对于龙芯来说,在设计芯片的时候,对其的 SMP功能做了一定的处理,因此就有了上述图1中,所多出来的3个管脚N0DE_ID0、N0DE_IDl和ICCC_EN。而对于这三个管脚,龙芯给出详细的定义 权利要求1.一种龙芯主板单路CPU和双路SMP架构的实现方法,其特征在于通过跳线帽调整龙芯CPU管脚来实现单路与双路切换。2.如权利要求1所述的方法,其特征在于所述龙芯CPU的管脚为3个,每个管脚有3 根跳线。3.如权利要求2所述的方法,其特征在于所述跳线分别为高电平跳线,低电平跳线和信号线。4.如权利要求1所述的方法,其特征在于所述单路CPU的切换方法为把JPl和JP6的信号线和低电平跳线用跳线帽短接上,高电平跳线悬空。5.如权利要求1所述的方法,其特征在于所述双路SMP架构的切换方法为 第一步JPl和JP6的信号线和高电平跳线用跳线帽连接上,低电平跳线悬空; 第二步JP2和JP3的信号线和低电平跳线用跳线帽连接上,高电平跳线悬空; 第三步JP4的信号线和低电平跳线用跳线帽连接,高电平跳线悬空JP5的高电平跳线和信号线用跳线帽连接,低电平跳线悬空。全文摘要本专利技术提供了一种龙芯主板单路CPU和双路SMP架构的实现方法,通过跳线帽调整龙芯CPU管脚来实现单路与双路切换。本专利技术通过跳线帽的设定提供了一种简单的解决SMP和单路兼容性的硬件设计问题的方法,有效解决了龙芯CPU单双路切换的问题。文档编号G06F15/177GK102262609SQ20111020499公开日2011年11月30日 申请日期2011年7月21日 优先权日2011年7月21日专利技术者刘新春, 姚文浩, 杨晓君, 柳胜杰, 梁发清, 王晖, 王英, 邵宗有, 郑臣明, 郝志彬 申请人:曙光信息产业(北京)有限公司本文档来自技高网...

【技术保护点】
1.一种龙芯主板单路CPU和双路SMP架构的实现方法,其特征在于:通过跳线帽调整龙芯CPU管脚来实现单路与双路切换。

【技术特征摘要】

【专利技术属性】
技术研发人员:邵宗有刘新春杨晓君郑臣明王晖王英柳胜杰姚文浩郝志彬梁发清
申请(专利权)人:曙光信息产业北京有限公司
类型:发明
国别省市:11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1