可配置分段相关器制造技术

技术编号:6853175 阅读:280 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术涉及一种多路并行分段相关快速捕获卫星信号的可配置分段相关器,它包括FPGA电路,FPGA电路的内部电路结构为:双口RAM分别与相关运算电路、计数器连接,地址译码器分别与双口RAM、相关运算电路、计数器连接,相关运算电路的连接关系为:缓存器Ⅰ通过信号寄存器与符号变换电路连接,缓存器Ⅱ通过伪码寄存器与符号变换电路连接,符号变换电路与累加器连接,定时器分别与信号寄存器、伪码寄存器、累加器连接;本实用新型专利技术的特点是:电路简单;使用灵活,可以随意配置相关长度、相关路数和相关间隔;可扩展性强。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及卫星导航通信领域中的一种伪码剥离装置,特别涉及一种多路并行分段相关快速捕获卫星信号的可配置分段相关器。由于它配置的是相关长度和相关路数,可以提高控制效率。
技术介绍
在卫星导航通信领域,当对捕获时间有要求时,需要进行多路并行处理。采用多路累加的方式会增加系统成本,降低运算效率,并且不方便兼容多模卫星系统。
技术实现思路
鉴于现有技术存在的不足,本技术针对特殊场合的应用提供一种可配置分段相关器,将本地伪码与卫星信号进行分时分段处理,为后续信号捕获提供支持,提高运算效率,并可对不同卫星系统进行灵活配置。本技术为实现上述目的,所采取的技术方案是一种可配置分段相关器,其特征在于包括FPGA电路,所述FPGA电路的内部电路结构为双口 RAM分别与相关运算电路、 计数器连接,地址译码器分别与双口 RAM、相关运算电路、计数器连接。本技术的特点是1、电路简单。2、使用灵活,可以随意配置相关长度、相关路数和相关间隔。3、可扩展性强。附图说明图1为本技术电路连接框图。图2为本技术端口输出示意图。图3为本技术相关运算电路连接框图。具体实施方式如图1所示,可配置分段相关器,包括FPGA (现场可编本文档来自技高网...

【技术保护点】
1.一种可配置分段相关器,其特征在于:包括FPGA电路,所述FPGA电路的内部电路结构为:双口RAM分别与相关运算电路、计数器连接,地址译码器分别与双口RAM、相关运算电路、计数器连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:李柬褚孝鹏张鹏泉袁琳范玉进曹晓东赵维兵张波王文亮
申请(专利权)人:天津光电通信技术有限公司
类型:实用新型
国别省市:12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1