伪码二维并行搜索系统技术方案

技术编号:6760872 阅读:492 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公布了伪码二维并行搜索系统,包括信号接收装置、本地PN码产生器、信号捕获模块、以及信号处理器,所述本地PN码产生器、信号捕获模块分别与信号处理器连接,且本地PN码产生器与信号捕获模块连接,还包括与信号捕获模块连接的信号输入设备。本实用新型专利技术使得相位维和多普勒维的二维搜索在一次相关积分时间内同时完成,缩短了搜索时间,提高了搜索效率;由于数字信号处理全部在硬件上以流水线方式实现,充分利用硬件的并行性完成整个搜索过程,因此其处理速度比软件上进行数据处理有很大的提高,并且更利于芯片化的实现。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种伪码搜索系统,具体是指一种用于卫星导航系统的伪码二维 并行搜索系统。
技术介绍
在目前的卫星导航系统中,卫星信号的捕获性能决定着接收机的灵敏度以及首次 定位时间等重要性能,尤其在P码捕获方面,由于码字非常长,搜索需要的计算量非常之 大。伪码捕获单元作为北斗二号用户机基带信号处理的关键单元,决定着捕获灵敏度和首 次定位时间等用户机的重要指标。通常情况下,对伪码的搜索分为独立的两个过程,即距离 维的搜索和多普勒维的搜索。搜索过程是这样的,首先估计出多普勒的值,然后在该多普勒 值情况下对整个码相位进行搜索,若未搜索到有效信号,则变换一个多普勒分格继续搜索, 直到搜索完整个多普勒可能范围,卫星导航信号P码的码周期通常大于1星期,码速率高达 10. 23MHz,对P码进行捕获时,若使用依次搜索各个多普勒分格的方法,其效率低下,捕获 时间长,很难达到P码捕获的指标要求。
技术实现思路
本技术的目的在于提供一种伪码二维并行搜索系统,配合其实现方法来完成 伪码的搜索,通过对距离维和多普勒维的同时搜索,缩短伪码搜索时间,以提高搜索效率。本技术的目的通过下述技术方案实现本技术伪码二维并行搜索系统,包括信号接收装置、本地PN码产生器、信号 捕获模块、以及信号处理器,所述信号接收装置与信号捕获模块连接,本地PN码产生器、信 号捕获模块分别与信号处理器连接,且本地PN码产生器与信号捕获模块连接。信号接收装 置将接收的卫星信号和本地PN码产生器产生的信号通过信号捕获模块处理后通过数据总 线与信号处理器连接。所述的信号捕获模块包括信号采样模块和高速处理模块,所述信号采样模块包括 与信号输入设备连接的数字下变频器DDC、与数字下变频器DDC连接的滤波器、以及与滤波 器连接的缓存装置,缓存装置与高速处理模块连接,高速处理模块通过数据总线与信号处 理器连接。信号采样模块将信号接收装置输出的中频信号经过A/D变换后,将根据所对应 的中频频率进行下变频,下变频后的同相分量I和正交分量Q两路数据进行HR滤波,然后 用时钟采样存入缓存装置。所述的高速处理模块包括依次连接的并行相关器、缓存器、FFT求模电路、信号非 相干积累电路、相关峰值搜索电路,所述并行相关器与信号采样模块连接,相关峰值搜索电 路通过数据总线与信号处理器连接,还包括与并行相关器连接的移位寄存器;本地PN码产 生器通过所述的缓存装置与移位寄存器连接。在所述的滤波器与缓存装置之间还设置有有采样开关,在本地PN码产生器与缓 存装置之间也设置有采样开关。所述的采样开关为2倍码钟采样开关。采用2倍码钟采样,得到的数据存入缓存直ο所述的数字下变频器DDC具有同相分量I和正交分量Q两个输出端口,且分别与 缓存装置连接。伪码二维并行搜索系统的实现方法,包括以下步骤(a)建立信号接收装置;(b)将接受的信号输入信号采样模块,经过处理后存储到缓存装置;同时,本地PN 码产生器产生PN码,将产生的PN码通过采样开关采样后,传送至缓存装置;(C)将缓存装置内经过处理的卫星数据和本地PN码传传送到高速处理模块;进行 数据处理;(d)将高速处理模块的数据和本地PN码产生器同时通过数据总线与信号处理器 连接,通过信号处理器处理得到的信号。进一步地讲,所述步骤(b)包括以下步骤(bl)将信号接收装置接收到的卫星信号输入数字下变频器DDC,得到同相分量I 和正交分量Q ;(b2)将同相分量I和正交分量Q分别输入滤波器进行滤波作用;(b3)将经过滤波后的I和Q经过采样开关采样,并将采样信号储存在缓存装置。进一步地讲,所述步骤(C)包括以下步骤 (cl)将缓存装置内的数据信号传送到并行相关器;同时,将缓存装置内的本地PN 码传送到移位寄存器,然后将移位寄存器内的信号与并行相关器的各相关器内的信号进行 匹配处理,在控制器的作用下,通过选择器将匹配结果数据按行列依次存储在缓存器内;(c2)将缓存器内的每一列信号依次进行傅里叶变换且求模运算;(c3)对于运算结果进行非相干积累;(c4)对累计结果进行相关峰值搜索,如果存在峰值,则根据峰值确定峰值信息。更进一步地,所述步骤(Cl)包括以下步骤(cll)每个相关器在一个多普勒时间(积分时间)内进行积分输出,然后再将M个 多普勒时间内相关器的积分输出数据排列成以下复矩阵权利要求1.伪码二维并行搜索系统,其特征在于包括信号接收装置、本地PN码产生器、信号捕 获模块、以及信号处理器,所述信号接收装置与信号捕获模块连接,本地PN码产生器、信号 捕获模块分别与信号处理器连接,且本地PN码产生器与信号捕获模块连接。2.根据权利要求1所述的伪码二维并行搜索系统,其特征在于所述的信号捕获模块 包括信号采样模块和高速处理模块,所述信号采样模块包括与信号输入设备连接的数字下 变频器DDC、与数字下变频器DDC连接的滤波器、以及与滤波器连接的缓存装置,缓存装置 与高速处理模块连接,高速处理模块通过数据总线与信号处理器连接。3.根据权利要求2所述的伪码二维并行搜索系统,其特征在于所述的高速处理模块 包括依次连接的并行相关器、缓存器、FFT求模电路、信号非相干积累电路、相关峰值搜索电 路,所述并行相关器与信号采样模块连接,相关峰值搜索电路通过数据总线与信号处理器 连接,还包括与并行相关器连接的移位寄存器;本地PN码产生器通过所述的缓存装置与移 位寄存器连接。4.根据权利要求2所述的伪码二维并行搜索系统,其特征在于在所述的滤波器与缓 存装置之间还设置有有采样开关,在本地PN码产生器与缓存装置之间也设置有采样开关。5.根据权利要求4所述的伪码二维并行搜索系统,其特征在于所述的采样开关为2 倍码钟采样开关。6.根据权利要求2所述的伪码二维并行搜索系统,其特征在于所述的数字下变频器 DDC具有同相分量I和正交分量Q两个输出端口,且分别与缓存装置连接。专利摘要本技术公布了伪码二维并行搜索系统,包括信号接收装置、本地PN码产生器、信号捕获模块、以及信号处理器,所述本地PN码产生器、信号捕获模块分别与信号处理器连接,且本地PN码产生器与信号捕获模块连接,还包括与信号捕获模块连接的信号输入设备。本技术使得相位维和多普勒维的二维搜索在一次相关积分时间内同时完成,缩短了搜索时间,提高了搜索效率;由于数字信号处理全部在硬件上以流水线方式实现,充分利用硬件的并行性完成整个搜索过程,因此其处理速度比软件上进行数据处理有很大的提高,并且更利于芯片化的实现。文档编号G01S19/30GK201936014SQ20102068579公开日2011年8月17日 申请日期2010年12月29日 优先权日2010年12月29日专利技术者白松 申请人:成都国星通信有限公司本文档来自技高网...

【技术保护点】
1.伪码二维并行搜索系统,其特征在于:包括信号接收装置、本地PN码产生器、信号捕获模块、以及信号处理器,所述信号接收装置与信号捕获模块连接,本地PN码产生器、信号捕获模块分别与信号处理器连接,且本地PN码产生器与信号捕获模块连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:白松
申请(专利权)人:成都国星通信有限公司
类型:实用新型
国别省市:90

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1