一种具有信号自适应性的射频入射频出DPD功放系统技术方案

技术编号:6763709 阅读:372 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公布了一种具有信号自适应性的射频入射频出DPD功放系统,包括下变频模块、模数转换模块A/D、现场可编程逻辑器FPGA、数模转换模块D/A、上变频模块、功放单元PA、CPU、以及闪烁存储器FALSH。本实用新型专利技术具有载波信号的搜索功能,能快速识别输入信号的载波信息,并根据载波信息进行自动配置,使其自动调节;其自适应范围很广,拓宽了射频入射频出DPD功放在通信系统中的应用范围;稳定性好,适用于信号未知的通信环境中,或者是信号的载波信息处于不断变化的通信环境中。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种功放系统,具体是指一种具有信号自适应性的射频入射频出 DPD功放系统。
技术介绍
近年来,随着3G网络的大规模建设,为了降低CAPEX (设备投资)和OPEX (运营成本),功放效率的提高越来越成为运营商关注的焦点。功放的核心问题是线性化和高效率, 目前功放的工作带宽一般在20MHz左右,如果信号的工作频率超出这个范围则功放的性能将达不到设计要求。同时,由于功放工作时必须确切知道输入信号的载波模式和中心频点, 否则无法对信号进行有效的削峰。由于上述的一些固有缺陷,导致DPD功放无法方便的应用在信号未知的通信环境中,或者是应用在信号的载波信息处于不断变化的通信环境中。
技术实现思路
本技术的目的在于提供一种具有信号自适应性的射频入射频出DPD功放系统,解决功放系统的应用范围受到信号稳定性影响的问题。本技术的目的通过下述技术方案实现一种具有信号自适应性的射频入射频出DPD功放系统,包括依次连接的下变频模块、模数转换模块A/D、现场可编程逻辑器FPGA、 数模转换模块D/A、上变频模块、功放单元PA,还包括CPU,所述CPU分别与下变频模块、现场可编程逻辑器FPGA、上变频模块、以及闪烁存储器FALSH连接。在所述的现场可编程逻辑器FPGA上设置有相互连接的波峰因子削减模块CFR和数字预失真模块DPD,所述波峰因子削减模块CFR分别与CPU、模数转换模块A/D连接,数字预失真模块DPD与数模转换模块D/A连接。在所述的CPU与下变频模块之间还连接有第1锁相环模块PLLl。在所述的CPU与上变频模块之间还连接有第2锁相环模块PLL2。在所述的CPU与数字预失真模块DPD之间还设置有依次连接的第3锁相环模块 PLL3、反馈下变频模块、模数转换模块A/D。还包括与功放单元PA匹配的耦合电路,所述耦合电路与反馈下变频模块连接。通过CPU、以及与CPU连接的第1锁相环模块PLLl、第2锁相环模块PLL2、第3锁相环模块PLL3、闪烁存储器FLASH,对各个信号计算,并将计算结果比较,如果载波频率改变, 则从闪烁存储器FLASH内调出相应载波模式的配置数据,以实现功放系统的自适应调节。上述模块均为实体模块,例如FPGA模块选自XILINX公司的 XC6SLX150T-3FGG900I ;闪烁存储器FLASH芯片型号选自S^GL256P10TFT010 ;AD模块选自德州仪器(Tl)公司的ADS62C17芯片;DA模块选自模拟器件(ADI)公司的AD9122BCPZRL芯片;锁相环模块PLL选自美国国家半导体公司的LMK04031BISQ芯片。本技术与现有技术相比,具有如下的优点和有益效果1本技术一种具有信号自适应性的射频入射频出DPD功放系统通过CPU、以及与CPU连接的第1锁相环模块PLLl、第2锁相环模块PLL2、第3锁相环模块PLL3、闪烁存储器FLASH实现载波信号的搜索功能,能快速识别输入信号的载波信息,并根据载波信息进行自动配置,使其自动调节。2本技术一种具有信号自适应性的射频入射频出DPD功放系统的闪烁存储器 FLASH存储大量的配置信息,其自适应范围很广,拓宽了射频入射频出DPD功放在通信系统中的应用范围。3本技术一种具有信号自适应性的射频入射频出DPD功放系统稳定性好,适用于信号未知的通信环境中,或者是信号的载波信息处于不断变化的通信环境中。附图说明图1为本技术电路图;图2为本技术信号流程图。具体实施方式下面结合实施例对本技术作进一步的详细说明,但本技术的实施方式不限于此。实施例如图1至2所示,本技术包括依次连接的下变频模块、模数转换模块A/D、现场可编程逻辑器FPGA、数模转换模块D/A、上变频模块、功放单元PA以及CPU,CPU通过第1锁相环模块PLLl与下变频模块连接;CPU与现场可编程逻辑器FPGA连接;CPU与现场可编程逻辑器FPGA上的波峰因子削减模块CFR连接;CPU通过第2锁相环模块PLL2与上变频模块连接,CPU通过依次连接的第3锁相环模块PLL3、反馈下变频模块、模数转换模块A/D与现场可编程逻辑器FPGA上的数字预失真模块DPD连接,CPU上还连接有闪烁存储器FALSH ; 同时反馈下变频还与耦合电路连接。工作原理信号的主通道,即射频输入信号1 经过下变频模块变为中频信号^,中频信号队经过模数转换模块A/D、现场可编程逻辑器FPGA上的波峰因子削减模块 CFR、现场可编程逻辑器FPGA上的数字预失真模块DPD、数模转换模块D/A处理后,转换为模拟I/Q数据,模拟I/Q数据经过上变频模块和功放单元PA后,输出射频信号;同时,与功放单元PA匹配的耦合电路通过Si^f产生耦合信号,反馈下变频模块把耦合信号转换成反馈中频信号双, Zi^经过数模转换模块D/A转换后输入到现场可编程逻辑器FPGA上的数字预失真模块DPD进行运算;现场可编程逻辑器FPGA中增加载波搜索的功能,它能实时检测出中频信号中心频点与默认中心频点的偏移值,默认中频信号推荐为Fs/4,Fs为信号的采样频率;闪烁存储器FALSH中,预存各种载波模式下的现场可编程逻辑器FPGA上的波峰因子削减模块CFR和数字预失真模块DPD的配置数据;当现场可编程逻辑器FPGA检测到输入信号发生改变时,及时把检测到的频率偏移值和载波模式传递给CPU芯片;CPU据检测到的载波信息进行判断,如果信号的中心频点发生变化,则计算出使 RFi,转换为默认中心频率的第1锁相环模块PLLl的配置数据;计算出从I/Q数据上变频为实际信号中心频率的第2锁相环模块PLL2的配置数据;同时计算出使转换成默认中心频点的第3锁相环模块PLL3的配置数据;CPU芯片根据检测到的载波信息进行判断,如果信号的载波模式发生变化,则CPU 从闪烁存储器FALSH调出相应载波模式的配置数据,分别对现场可编程逻辑器FPGA上的波峰因子削减模块CFR和数字预失真模块DPD进行更新配置,使得输入信号得到有效的自适应处理。只要现场可编程逻辑器FPGA检测到输入信号发生改变,CPU芯片就进行相应的配置,最终系统将稳定工作在实际输入信号的载波信息上。上述模块选择情况如下现场可编程逻辑器件FPGA XC6SLX150T-3FGG900I 闪烁存储器 FALSH :S29GL256P10TFT010 模数转换模块A/D 德州仪器(Tl)公司的ADS62C17 数模转换模块D/A 模拟器件(ADI)公司的AD9122BCPZRL 锁相环模块PLL 美国国家半导体公司的LMK04031BISQ下变频模块上变频模块反馈下变频模块模拟器件(ADI)公司的ADL5375_05ACPZ 模拟器件(ADI)公司的ADL5375_05ACPZ 模拟器件(ADI)公司的ADL5375_05ACPZ。如上所述,便可以很好地实现本技术。权利要求1.一种具有信号自适应性的射频入射频出DPD功放系统,其特征在于包括依次连接的下变频模块、模数转换模块A/D、现场可编程逻辑器FPGA、数模转换模块D/A、上变频模块、功放单元PA,还包括CPU,所述CPU分别与下变频模块、现场可编程逻辑器FPGA、上变频模块、以及闪烁存储器FALSH连接。2本文档来自技高网...

【技术保护点】
1.一种具有信号自适应性的射频入射频出DPD功放系统,其特征在于:包括依次连接的下变频模块、模数转换模块A/D、现场可编程逻辑器FPGA、数模转换模块D/A、上变频模块、功放单元PA,还包括CPU,所述CPU分别与下变频模块、现场可编程逻辑器FPGA、上变频模块、以及闪烁存储器FALSH连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:刘旭宫大伟
申请(专利权)人:芯通科技成都有限公司
类型:实用新型
国别省市:90

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1