电脑状态侦测电路制造技术

技术编号:6441472 阅读:193 留言:0更新日期:2012-04-11 18:40
一种电脑状态侦测电路,包括第一至第三电开关及一第一发光二极管,第一电开关的第一端连接所述第一发光二极管的阴极,还通过一第一电阻连接一第一电源,所述第一发光二极管的阳极通过一第二电阻连接所述第一电源,所述第一电开关的第二端连接一主板上的深度睡眠状态引脚,所述第一电开关的第三端连接所述第二电开关的第一端,所述第二电开关的第二端连接所述第三电开关的第一端,所述第二电开关的第三端接地,所述第三电开关的第一端还通过一第三电阻连接所述第一电源,所述第三电开关的第二端连接主板上的睡眠状态引脚,所述第三电开关的第三端接地。本发明专利技术电脑状态侦测电路可自动侦测电脑工作状态。

【技术实现步骤摘要】

本专利技术涉及一种电脑状态侦测电路
技术介绍
现有的电脑经常会工作在多个不同的状态,例如S3状态(睡眠状态)、S4状态(深度睡眠状态)等,用户也可以在BIOS(基本输入输出系统,Basic Input/Output System)里设定电脑的一些功能状态,例如网络唤醒处于有效或无效状态等。有时用户需获知目前电脑所处的状态,以期望电脑在其预想的状态下工作。但目前获知电脑所处状态的方法大都根据电脑的外部表现的特征来作判断,由此使得用户需花费一定的时间与精力,并且极容易出错,无法在短时间内作出正确判断,因此其准确度和效率极低。
技术实现思路
鉴于以上内容,有必要提供一种可自动侦测电脑各状态的电脑状态侦测电路,方便用户查看。一种电脑状态侦测电路,包括第一至第三电开关及一第一发光二极管,第一电开关的第一端连接所述第一发光二极管的阴极,还通过一第一电阻连接一第一电源,所述第一发光二极管的阳极通过一第二电阻连接所述第一电源,所述第一电开关的第二端连接一主板上的深度睡眠状态引脚,所述第一电开关的第三端连接所述第二电开关的第一端,所述第二电开关的第二端连接所述第三电开关的第一端,所述第二电开关的第三端接地,所述第三电开关的第一端还通过一第三电阻连接所述第一电源,所述第三电开关的第二端连接主板上的睡眠状态引脚,所述第三电开关的第三端接地,当电脑在睡眠状态时,所述睡眠状态引脚为低电平,所述第三电开关截止,所述第一及第二电开关导通,所述第一发光二极管导通并发光。本专利技术电脑状态侦测电路通过电脑在睡眠状态时所述睡眠状态引脚为低电平,所述第三电开关截止,所述第一及第二电开关导通,所述第一发光二极管导通并发光,实现了自动侦测并实时显示电脑的工作状态,便于用户查看。附图说明图1是本专利技术电脑状态侦测电路的较佳实施方式的电路图。主要元件符号说明-->具体实施方式如图1所示,本专利技术电脑状态侦测电路用于侦测一电脑的工作状态(S3、S4状态)、网络状态及硬盘工作状态,还用于侦测网络唤醒功能、网络启动功能、低电源功能及管理引擎(Management Engine)功能的无效及有效状态,其较佳实施方式包括一主板插槽(如前置面板插槽)F1、一S3状态侦测电路10、一S4状态侦测电路20、一硬盘工作状态侦测电路30、一结果显示电路40及一南桥芯片50。所述主板插槽F1包括两接地引脚2、4、两电源引脚5、14、一S3状态引脚6、一S4状态引脚8、一S5状态引脚10、一网络引脚12、一开机引脚1、一网络唤醒功能引脚3、一管理引擎功能引脚7、一低电源功能引脚9、一网络启动功能引脚11及一硬盘工作状态引脚13。接地引脚2及4接地。开机引脚1连接一开机信号端PWRBT。电源引脚5连接电源V1,还通过一电容C1接地。电源引脚14连接电源V2,还通过一电容C2接地。在本实施方式中,所述电源V1为3.3伏特的备用(stand by)电源,所述电源V2为3.3伏特的系统电源。所述S3状态侦测电路10包括场效应管Q1、Q2及Q3、电阻R1及R2。场效应管Q1的漏极连接结果显示电路40,还通过电阻R1连接电源V1。场效应管Q1的栅极连接S4状态引脚8。场效应管Q1的源极连接场效应管Q2的漏极。场效应管Q2的源极接地。场效应管Q2的栅极连接场效应管Q3的漏极。场效应管Q3的漏极还通过电阻R2连接电源V1。场效应管Q3的栅极连接S3状态引脚6。场效应管Q3的源极接地。在本实施方式中,场效应管Q1、Q2及Q3作为电开关均为一NMOS型场效应管,在其他实施方式中,也可采用其他类型的电开关,例如NPN型三极管等。所述S4状态侦测电路20包括场效应管Q4、Q5及Q6、电阻R3及R4。场效应管Q4的漏极连接结果显示电路40,还通过电阻R3连接电源V1。场效应管Q4的栅极连接S5状态引脚10。场效应管Q4的源极连接场效应管Q5的漏极。场效应管Q5的源极接地。场效应管Q5的栅极连接场效应管Q6的漏极。场效应管Q6的漏极通过电阻R4连接电源V1。场效应管Q6的栅极连接S4状态引脚8。场效应管Q6的源极接地。在本实施方式中,场效应管Q4、Q5及Q6作为电开关均为一NMOS型场效应管,在其他实施方式中,也可采用其他类型-->的电开关,例如NPN型三极管等。所述硬盘工作状态侦测电路30包括两三极管Q7及Q8、电阻R5R8。三极管Q7的集电极连接硬盘工作状态引脚13,还通过电阻R5连接电源V2,三极管Q7的发射极接地,三极管Q7的基极通过电阻R6连接电源V2,还连接三极管Q8的集电极,三极管Q8的发射极接地,三极管Q8的基极通过电阻R7连接南桥芯片50的硬盘控制引脚SA。电阻R8的一端连接电源V2,电阻R8的另一端连接电阻R7与南桥芯片50的硬盘控制引脚SA之间的节点。在本实施方式中,三极管Q7及Q8作为电开关均为一NPN型三极管。在其他实施方式中,也可采用其他类型的电开关,例如NMOS型场效应管等。所述结果显示电路40包括8个发光二极管LED1-LED8、电阻R9-R19。发光二极管LED1的阳极通过电阻R9连接电源V1,阴极连接场效应管Q4的漏极。发光二极管LED2的阳极通过电阻R10连接电源V1,阴极连接场效应管Q1的漏极。发光二极管LED3的阳极通过电阻R11连接电源V1,阴极连接管理引擎功能引脚7。发光二极管LED4的阳极通过电阻R12连接电源V1,阴极连接网络启动功能引脚11,还通过电阻R13连接电源V1。发光二极管LED5的阳极通过电阻R14连接电源V1,阴极连接低电源功能引脚9,还通过电阻R15连接电源V1。发光二极管LED6的阳极通过电阻R16连接电源V1,阴极连接网络唤醒功能引脚3,还通过电阻R17连接电源V1。发光二极管LED7的阳极通过电阻R18连接电源V2,阴极连接网络引脚12。发光二极管LED8的阳极通过电阻R19连接电源V2,阴极连接硬盘工作状态引脚13。下面详细介绍本专利技术电脑状态侦测电路侦测电脑的工作及功能状态的工作过程:S3状态引脚6、S4状态引脚8、引脚及S5状态引脚10在电脑处于S0(正常工作)、S3(睡眠)、S4(深度睡眠)及S5(关机)状态时的电平如下表所示:  引脚  S0状态的电平  S3状态的电平  S4状态的电平  S5状态的电平  S3状态引脚6  高  低  低  低  S4状态引脚8  高  高  低  低  S5状态引脚10  高  高  高  低低电源功能引脚9、网络唤醒功能引脚3、网络启动功能引脚11及管理引擎功能引脚7在有效状态(Enable)和无效状态(Disable)时的电平如下表所示:-->S3状态侦测过程:当电脑在S3(睡眠)状态时,S3状态引脚6为低电平,S4状态引脚8为高电平,场效应管Q3截止,场效应管Q2的栅极为高电平,场效应管Q2导通,场效应管Q1的栅极为高电平,场效应管Q1导通,场效应管Q1的漏极为低电平,发光二极管LED2导通并发光,指示电脑处于S3状态。反之,发光二极管LED2截止不发光,指示电脑不处于S3状态。S4状态侦测过程:当电脑在S4(深度睡眠)状态时,S4状态引脚8为低电平,S5状态引脚10为高电平,场效应管Q6截止,场效应管Q5的栅极为高电平,场效应管Q5导通,场效应管Q4的栅极为高电平,场效本文档来自技高网...

【技术保护点】
1.一种电脑状态侦测电路,包括第一至第三电开关及一第一发光二极管,第一电开关的第一端连接所述第一发光二极管的阴极,还通过一第一电阻连接一第一电源,所述第一发光二极管的阳极通过一第二电阻连接所述第一电源,所述第一电开关的第二端连接一主板上的深度睡眠状态引脚,所述第一电开关的第三端连接所述第二电开关的第一端,所述第二电开关的第二端连接所述第三电开关的第一端,所述第二电开关的第三端接地,所述第三电开关的第一端还通过一第三电阻连接所述第一电源,所述第三电开关的第二端连接主板上的睡眠状态引脚,所述第三电开关的第三端接地,当电脑在睡眠状态时,所述睡眠状态引脚为低电平,所述第三电开关截止,所述第一及第二电开关导通,所述第一发光二极管导通并发光。

【技术特征摘要】
1.一种电脑状态侦测电路,包括第一至第三电开关及一第一发光二极管,第一电开关的第一端连接所述第一发光二极管的阴极,还通过一第一电阻连接一第一电源,所述第一发光二极管的阳极通过一第二电阻连接所述第一电源,所述第一电开关的第二端连接一主板上的深度睡眠状态引脚,所述第一电开关的第三端连接所述第二电开关的第一端,所述第二电开关的第二端连接所述第三电开关的第一端,所述第二电开关的第三端接地,所述第三电开关的第一端还通过一第三电阻连接所述第一电源,所述第三电开关的第二端连接主板上的睡眠状态引脚,所述第三电开关的第三端接地,当电脑在睡眠状态时,所述睡眠状态引脚为低电平,所述第三电开关截止,所述第一及第二电开关导通,所述第一发光二极管导通并发光。2.如权利要求1所述的电脑状态侦测电路,其特征在于:所述第一至第三电开关均为一NMOS型场效应管,所述第一至第三电开关的第一至第三端分别为所述NMOS型场效应管的漏极、栅极及源极。3.如权利要求1所述的电脑状态侦测电路,其特征在于:所述电脑状态侦测电路还包括第四至第六电开关及一第二发光二极管,第四电开关的第一端连接所述第二发光二极管的阴极,还通过一第四电阻连接所述第一电源,所述第二发光二极管的阳极通过一第五电阻连接所述第一电源,所述第四电开关的第二端连接主板上的关机状态引脚,所述第四电开关的第三端连接所述第五电开关的第一端,所述第五电开关的第二端连接所述第六电开关的第一端,所述第五电开关的第三端接地,所述第六电开关的第一端还通过一第六电阻连接所述第一电源,所述第六电开关的第二端连接所述深度睡眠状态引脚,所述第六电开关的第三端接地,当电脑在深度睡眠状态时,所述睡眠状态引脚为低电平,所述第六电开关截止,所述第四及第五电开关导通,所述第二发光二极管导通并发光。4.如权利要求3所述的电脑状态侦测电路,其特征在于:所述第四至第六电开关均为一NMOS型场效应管,所述第四至第六电开关的第一至第三端分别为所述NMOS型场效应管的漏极、栅极及源极。5.如权利要求1所述的电脑状态侦测电路,其特征在于:所述电脑状态侦测电路还包括第四及第五电开关及一第二发光二极管,所述第四电开关的第一端连接主板上的硬盘工作状态引脚,还通过一第四电阻连接第二电源,所述第四电开关的第二端接地,所述第四电开关的第三端通过一第五电阻连接所述第二电源,还连接所述第五电开关的第一端,所述第五电开关的第二端接地,所述第五电开关的第三端通过一第六电阻连接一南桥芯片的硬盘控制引脚,一第七电阻的一端连接所述第二电源,所述第七电阻的另一端连接所述第六电阻与所述南桥芯片的硬盘控制引脚之间的节点,所述第二发光二极管的阳极通过一第八电阻连接所述第二电源,所述第二发光二极管的阴极连接主板上的硬盘工作...

【专利技术属性】
技术研发人员:郗春芳
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1