【技术实现步骤摘要】
本专利技术涉及包括多个输出放大器电路的驱动装置,和安装有该驱动装置的显示直o
技术介绍
日本未经审查的专利申请公开No.2005-150215提出一种方法,该方法消除在被 布置在半导体集成电路设备中的电路中生成的电源压降的影响并且抑制电路的操作速度 减少和操作故障。图7是在日本未经审查的专利申请公开No.2005-150215中公布的半导 体集成电路设备的电路框图。半导体集成电路设备200包括电源端子112、接地端子(接 地焊盘)114、以及负电源端子116。电源端子112被连接至外部电源,并且被提供有电 源电压(Vdd)。接地端子114被连接至接地(0V)。负电源端子116被连接至外部负电 源,并且被提供有负电源电压(_Vdd)。电源线118被连接至电源端子112。接地线120被连接至接地端子114。按照 离电源和接地最近电路到最远的顺序,从第一电路301到第f电路30f的多个电路被并联 地连接在电源线118和接地线120之间。电流源122被布置在处于被布置在离接地最远的区域中的第f电路30f的接地线 120侧的结点Gf与负电源端子116之间作为电流生成单元。即,电流 ...
【技术保护点】
一种驱动装置,包括:多个输出放大器电路,所述多个输出放大器电路被并行地连接;偏置线,所述偏置线将偏置电压从偏置电压供给源提供给所述多个输出放大器电路;电源线,所述电源线将电源电压从电源电压供给源提供给所述多个输出放大器电路;以及校正单元,所述校正单元将偏移电压叠加在所述偏置电压上,使得被提供给所述多个输出放大器电路的所述电源电压和所述偏置电压之间的电压差是所希望的。
【技术特征摘要】
2009.09.08 JP 2009-2066581.一种驱动装置,包括多个输出放大器电路,所述多个输出放大器电路被并行地连接; 偏置线,所述偏置线将偏置电压从偏置电压供给源提供给所述多个输出放大器电路;电源线,所述电源线将电源电压从电源电压供给源提供给所述多个输出放大器电 路;以及校正单元,所述校正单元将偏移电压叠加在所述偏置电压上,使得被提供给所述多 个输出放大器电路的所述电源电压和所述偏置电压之间的电压差是所希望的。2.根据权利要求1所述的驱动装置,其中所述校正单元是被插入在所述偏置线的中间 的缓冲器,其中所述缓冲器用于响应于状态信号的输入将所述偏移电压叠加在输出上。3.根据权利要求1所述的驱动装置,其中所述校正单元将所述多个输出放大器电路中 的所述电源电压和所述偏置电压之间的电压差校正为是恒定的。4.根据权利要求2所述的驱动装置,其中所述校正单元将所述多个输出放大器电路中 的所述电源电压和所述偏置电压之间的电压差校正为是恒定的。5.根据权利要求1所述的驱动装置,其中所述校正单元包括时序调节功能,所述时序 调节功能控制将所述偏移电压叠加在所述偏置电压上的时序。6.根据权利要求2所述的驱动装置,其中所述校正单元包括时序调节功能,所述时序 调节功能控制将所述偏移电压叠加在所述偏置电压上的时序。7.根据权利要求3所述的驱动装置,其中所述校正单元包括时序调节功能,所述时序 调节功能控制将所述偏移电压叠加在所述偏置电压上的时序。8.根据权利要求4所述的驱动装置,其中所述校正单元包括时序调节功能,所述时序...
【专利技术属性】
技术研发人员:安田司,松本市郎,松田觉,
申请(专利权)人:瑞萨电子株式会社,
类型:发明
国别省市:JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。