一种DVI/HDMI/DP/VGA信号的后级无抖校正系统技术方案

技术编号:6041028 阅读:415 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种DVI/HDMI/DP/VGA信号的后级无抖校正系统,由信号采集单元对输入的DVI、HDMI、DP或VGA信号进行采集;核心处理单元I对采集的信号进行判断,并由智能时钟模拟单元生成一个标准激励时钟CLKPLL送回至核心处理单元I,核心处理单元I对采集到的信号进行是否正确的检测;数据正确时RGB信号写入外存储单元,核心处理单元II读取核心处理单元I最后存入存储RGB数据;若不正确核心处理单元I停止向存储数据,核心处理单元II持续读取前一帧正确完整的数据;核心处理单元II将读取的RGB数据发送到信号输出单元中进行处理、输出。该系统能消除信号切换产生的黑屏或花屏等不良效果,使播出更加流畅。

【技术实现步骤摘要】

【技术保护点】
1.一种DVI/HDMI/DP/VGA信号的后级无抖校正系统,其特征在于包括如下步骤:(1)校正系统通过信号采集单元对输入的DVI/HDMI/DP信号或VGA信号进行采集,所述信号采集单元对上述信号进行处理后并行输出RGB信号、信号激励时钟CLK、有效数据选通信号DE、行信号H和场信号V给核心处理单元I;(2)核心处理单元I根据采集到的信号激励时钟CLK、行信号H和场信号V对输入信号的分辨率进行判断,然后根据判断出的分辨率格式利用板载晶振生成一个近似的行信号H1和场信号V1,输出到智能时钟模拟单元;(3)智能时钟模拟单元根据行信号H1和场信号V1进行锁相并模拟生成一个与输入的DVI/HDMI/DP或VGA信号近似的标准激励时钟CLKPLL作为输出激励送回至核心处理单元I;核心处理单元I再次根据CLKPLL生成行信号H2和场信号V2作为输出行、场信号,同时对信号采集单元输出的信号激励时钟CLK、行信号H和场信号V的频率稳定性,以及行信号H和场信号V的占空比进行检测,以判断输入的DVI/HDMI/DP信号或VGA信号是否正确;(4)数据正确时,核心处理单元I按照信号激励时钟CLK向外存储单元写入RGB信号,并将智能时钟模拟单元输出的标准激励时钟CLKPLL、核心处理单元I产生的行信号H2和场信号V2通过外部通道直接传送至核心处理单元II中,然后核心处理单元II按照标准激励时钟CLKPLL读取核心处理单元I最后存入存储区域的完整一帧RGB数据;若核心处理单元I检测出信号丢失或出现错误则停止向外存储单元写入数据,此时核心处理单元II持续读取前一帧正确完整的图像所在的存储空间的数据,直至核心处理单元I分析出输入信号恢复正确并重新找到下一个有效帧时,再将新的图像信号数据重新覆盖写入到外存储单元,核心处理单元II读取重新覆盖写入的新的图像信号数据;(5)同时,核心处理单元II将外部通道接收到的标准激励时钟CLKPLL、核心处理单元I生成的行信号H2和场信号V2,以及核心处理单元II读取的RGB数据发送到信号输出单元中进行处理;信号输出单元将RGB数据、标准激励时钟CLKPLL、行信号H2和场信号V2还原成该分辨率制式的DVI/HDMI/DP信号后输出,或将RGB数据转换为RGB模拟信号与标准激励时钟CLKPLL、行信号H2和场信号V2一起组成VGA信号再输出。...

【技术特征摘要】

【专利技术属性】
技术研发人员:周春雷张坛
申请(专利权)人:大连科迪视频技术有限公司
类型:发明
国别省市:91

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1