光电混合型信令语音采集网关制造技术

技术编号:5830093 阅读:339 留言:0更新日期:2012-04-11 18:40
一种光电混合型信令语音采集网关,主要由壳体、内置于壳体内的底板、嵌入式处理器、输入接口模块和扩展处理器构成;所述输入接口模块提供16E1电接口板和双路光接口板两种供用户选配。该设备采用模块化设计,单台最多可扩展4×16E1输入,或者最多4对光纤输入;根据处理数据量的不同,可以扩展最多两个处理器模块;该设备提供2路千兆以太网输出。嵌入式处理器通过串口与计算机串口相连,进行系统配置及调试。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
1.一种光电混合型信令语音采集网关,其特征在于:它主要由壳体和内置于壳体内的底板、嵌入式处理器、输入接口模块和扩展处理器构成;底板固定在壳体内,嵌入式处理器和扩展处理器通过连接器与底板相连,处于底板上方,输入接口模块通过侧面的连接器与底板相连;所述底板集成有数字信号处理电路DSP、现场可编程门阵列FPGA、时钟同步器和PHY模块;扩展处理器上集成有数字信号处理电路DSP、现场可编程门阵列FPGA和PCI桥接芯片;输入接口模块分为双路光接口板和16E1电接口板两种,双路光接口板的数据处理通路由时隙交换电路、现场可编程门阵列FPGA、收发器、SFP模块构成,16E1电接口板上集成有E1接口电路、4片4E1转换芯片和现场可编程门阵列FPGA;底板上FPGA的串行码流输入端与双路光接口板上时隙交换芯片的输出端相连;FPGA的EDMA同步信号输出端与DSP的并行数据输入端EMIFA相连,FPGA的另一组串行码流输出端与扩展处理器上FPGA的信号输入端相连;DSP的输出码流MCBSP口与FPGA相连;DSP的PCI端口与嵌入式处理器的PCI口相连;PHY模块有两路千兆网络信号输入/输出端与嵌入式处理器的千兆网络信号输入/输出端相连,PHY模块的另外两路千兆网络信号输入/输出端与RJ45端口相连;双路光接口板的时隙交换电路主要由时隙交换芯片组成,时隙交换芯片一组码流与底板的FPGA相连,另一组与双路光接口板的FPGA相连;FPGA的另一路串行码流与收发器相连;收发器有两路串行码流分别与两个SFP模块相连;16E1电接口板上E1接口电路的16组E1信号输出端分别与4片4E1转换芯片的输入端相连;4E1转换芯片的数据信号输出端与FPGA的数据信号输入端相连,4E1转换芯片的地址信号输出端与FPGA的地址信号输入端相连;FPGA的数据地址信号输出端与底板上的FPGA及嵌入式处理器的输入端相连;扩展处理器上DSP的并行数据信号输入/输出端与FPGA的并行数据输入/输出端相连,DSP的另一组数据输入/输出端与PCI桥接芯片的输入/输出端相连;FPGA的串行数据输入/输出端与底板上的FPGA串行数据输入/输出端相连;PCI桥接芯片的另一组输入/输出端与底板上DSP的一组输入/输出端相连。...

【技术特征摘要】

【专利技术属性】
技术研发人员:叶方全张晓东
申请(专利权)人:北京五岳鑫信息技术股份有限公司
类型:实用新型
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利